RM0400
List of figures
Figure 815. No response . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1423
Figure 817. Identifier Mask mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1426
Figure 819. Start detection and sampling for over sampling rate = 4 (Case 2a) . . . . . . . . . . . . . . . . 1429
Figure 821. Start detection and sampling for over sampling rate = 4 (Case 3) . . . . . . . . . . . . . . . . . 1430
Figure 822. Start detection and sampling for over sampling rate = 4 (Case 4) . . . . . . . . . . . . . . . . . 1430
Figure 824. Wakeup sequence . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1432
Figure 825. UART mode 8-bit data frame . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1433
Figure 826. UART mode 9-bit data frame . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1433
Figure 828. UART mode 17-bit data frame . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1434
Figure 829. UART mode 13-bit data frame . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1434
Figure 830. Structure of 8-byte buffer . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1435
Figure 831. Master node - TX memory map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1441
Figure 832. Master node - DMA Tx FSM (concept scheme) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1443
Figure 833. Master node - RX memory map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1444
Figure 834. Master node - DMA Rx FSM (concept scheme). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1445
Figure 835. Slave node - TX memory map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1446
Figure 836. Slave node - DMA Tx FSM (concept scheme) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1447
Figure 837. Slave node - RX memory map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1448
Figure 838. Slave node - DMA Rx FSM (concept scheme). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1450
Figure 839. UART - TX memory map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1450
Figure 840. UART - DMA Tx FSM (concept scheme) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1452
Figure 841. UART - RX memory map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1452
Figure 842. UART - DMA Rx FSM (concept scheme) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1454
Figure 843. DMA interface (major loop - single iteration) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1455
Figure 844. DMA interface (major loop - N iteration) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1455
Figure 845. LIN Control Register 1 (LINCR1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1458
Figure 846. LIN Interrupt enable register (LINIER) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1461
Figure 847. LIN Status Register (LINSR). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1463
Figure 848. LIN error status register (LINESR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1466
Figure 849. UART Mode Control Register (UARTCR). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1468
Figure 850. UART Mode Status Register (UARTSR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1472
Figure 851. LIN Time-Out Control Status Register (LINTCSR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1475
Figure 852. LIN Output Compare Register (LINOCR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1476
Figure 853. LIN Time-Out Control Register (LINTOCR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1476
Figure 854. LIN Fractional Baud Rate Register (LINFBRR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1477
Figure 855. LIN Integer Baud Rate Register (LINIBRR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1478
Figure 856. LIN Checksum Field Register (LINCFR). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1479
Figure 857. LIN Control Register 2 (LINCR2) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1480
Figure 858. Buffer Identifier Register (BIDR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1482
Figure 859. Buffer Data Register Least Significant (BDRL) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1483
Figure 860. Buffer Data Register Most Significant (BDRM) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1484
Figure 861. Identifier Filter Enable Register (IFER) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1484
Figure 862. Identifier Filter Match Index (IFMI) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1485
Figure 863. Identifier Filter Mode Register (IFMR). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1486
Figure 864. Identifier Filter Control Register (IFCR2n) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1486
Figure 865. Identifier Filter Control Register (IFCR2n+1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1487
DocID027809 Rev 4
83/2058
90
Need help?
Do you have a question about the SPC572L series and is the answer not in the manual?
Questions and answers