STMicroelectronics SPC572L series Reference Manual page 50

Table of Contents

Advertisement

List of tables
RM0400
Table 302. LOCK1 field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 612
Table 303. LOCK2 field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 613
Table 304. SEL0 field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 614
Table 305. SEL1 field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 615
Table 306. SEL2 field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 616
Table 307. ADR update mode list . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 617
Table 308. ADR content: priority list . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 617
Table 309. ADR field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 617
Table 310. Flash memory partition 0 addresses mapping . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 618
Table 311. Flash Memory Partition 1 addresses mapping . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 619
Table 312. UT0 field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 619
Table 313. UM0 field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 622
Table 314. UM1 field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 622
Table 315. UM2 field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 623
Table 316. UM3 field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 623
Table 317. UM8 field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 624
Table 318. UM9 field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 624
Table 319. OPP0 field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 625
Table 320. OPP1 field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 627
Table 321. OPP2 field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 628
Table 322. TMD field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 629
Table 323. Bits Manipulation: doublewords with the same ECC value. . . . . . . . . . . . . . . . . . . . . . . . 632
Table 324. Flash Modify operations . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 633
Table 325. Test Mode Disable block select . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 644
Table 326. Sample low and mid address space flash block bit mapping . . . . . . . . . . . . . . . . . . . . . . 657
Table 327. Sample low and mid address space flash block bit mapping . . . . . . . . . . . . . . . . . . . . . . 668
Table 328. ERM memory map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 674
Table 329. ERM_CR field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 676
Table 330. ERM_SR field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 678
Table 331. ERM_EARn field description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 681
Table 332. ERM_SYNn field descritption . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 682
Table 333. EIM memory map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 684
Table 337. Error Injection Channel n Descriptor, Word1 (EICHDn.Word1) field description . . . . . . . 690
Table 338. Error Injection Channel n Descriptor, Word2 (EICHDn.Word2) Field Description . . . . . . 690
Table 339. SPC572Lx analog input pin multiplexing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 694
Table 340. Sigma-Delta ADC external signal description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 695
Table 341. Register fields for SD ADC analog input channel selection . . . . . . . . . . . . . . . . . . . . . . . 699
Table 342. SD ADC3 analog input AN[x] selection. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 700
Table 343. SAR ADC external signal description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 701
Table 344. SAR ADC alternate references . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 704
Table 345. SAR ADC analog input channel assignment . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 707
Table 346. SARB analog test channel assignment . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 708
Table 347. SAR ADC register descriptions. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 709
Table 348. SAR ADC test channel register descriptions (SARB only) . . . . . . . . . . . . . . . . . . . . . . . . 710
Table 349. SAR ADC external channel register descriptions (SARB only). . . . . . . . . . . . . . . . . . . . . 710
Table 350. SAR ADCB register definitions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 711
Table 351. SAR ADCB test channel register definitions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 718
Table 352. SAR ADCB external channel register definitions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 722
Table 353. SAR ADC0 register definitions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 725
50/2058
DocID027809 Rev 4

Advertisement

Table of Contents
loading
Need help?

Need help?

Do you have a question about the SPC572L series and is the answer not in the manual?

Questions and answers

Table of Contents