STMicroelectronics SPC572L series Reference Manual page 46

Table of Contents

Advertisement

List of tables
RM0400
Table 101. Data Storage Interrupt-register settings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 275
Table 102. Instruction Storage Interrupt-register settings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 276
Table 103. External Input Interrupt-register settings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 277
Table 104. Alignment Interrupt-register settings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 277
Table 105. Program Interrupt-register settings. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 278
Table 106. System Call Interrupt-register settings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 279
Table 107. Debug Interrupt-register settings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 279
Table 108. System Reset Interrupt-register settings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 280
Table 109. Embedded Floating-point Data Interrupt-register settings . . . . . . . . . . . . . . . . . . . . . . . 281
Table 110. Embedded Floating-point Round Interrupt-register settings. . . . . . . . . . . . . . . . . . . . . . 281
Table 111. Performance Monitor Interrupt-Register Settings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 282
Table 112. SIUL2 memory map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 286
Table 113. SIUL2_MIDR1 field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 288
Table 114. 0b01001: 100-pin QFP . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 288
Table 115. SIUL2_MIDR2 field description. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 289
Table 116. SIUL2_DISR0 field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 290
Table 117. SIUL2_DIRER0 field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 291
Table 118. SIUL2_DIRSR0 field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 292
Table 119. SIUL2_IREER0 field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 293
Table 120. SIUL2_IFEER0 field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 294
Table 121. SIUL2_IFER0 field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 295
Table 122. SIUL2_IFMCR0 field descriptions. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 296
Table 123. SIUL2_IFCPR field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 296
Table 124. SIUL2_MSCR_IO_0-SIUL2_MSCR_IO_511 field description . . . . . . . . . . . . . . . . . . . . . 298
Table 125. I/O MSCR reset state exceptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 299
Table 127. SIUL2_GPDO0-SIUL2_GPDO511 field description. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 301
Table 128. SIUL2_GPDI0-SIUL2_GPDI511 field description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 302
Table 129. SIUL2_PGPDO0 field description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 302
Table 130. SIUL2_PGPDI0 field description. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 303
Table 131. SIUL2_MPGPDO0 field description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 304
Table 132. XBAR memory map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 310
Table 133. XBAR_PRSn field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 311
Table 134. XBAR_CRSn field descriptions. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 313
Table 135. Peripheral bridge memory map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 318
Table 136. MPROTn field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 319
Table 137. PACR memory map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 320
Table 138. PACRn field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 321
Table 139. OPACR memory map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 321
Table 140. OPACRn field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 324
Table 141. SMPUx memory map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 328
Table 142. SMPU0_CESR0 field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 331
Table 143. SMPU0_CESR1 field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 332
Table 144. SMPU0_EARn field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 333
Table 145. SMPU0_EDRn field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 334
Table 146. SMPU0_RGDn_WORD0 field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 334
Table 147. SMPU0_RGDn_WORD1 field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 335
Table 148. SMPU0_RGDn_WORD2_FMT0 field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 336
Table 149. SMPU0_RGDn_WORD2_FMT1 field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 338
Table 150. SMPU0_RGDn_WORD3 field descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 339
Table 151. Protection violation definition . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 342
Table 152. Overlapping region descriptor example . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 343
46/2058
DocID027809 Rev 4

Advertisement

Table of Contents
loading
Need help?

Need help?

Do you have a question about the SPC572L series and is the answer not in the manual?

Table of Contents