Download Print this page

ST STM32L4+ Series Reference Manual page 51

Hide thumbs Also See for STM32L4+ Series:

Advertisement

RM0432
51.4.13 RS232 Hardware flow control and RS485 Driver Enable . . . . . . . . . 1827
51.4.14 LPUART low-power management . . . . . . . . . . . . . . . . . . . . . . . . . . . 1829
51.5
LPUART interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1832
51.6
LPUART registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1834
51.6.1
51.6.2
51.6.3
51.6.4
51.6.5
51.6.6
51.6.7
51.6.8
51.6.9
51.6.10 LPUART receive data register (LPUART_RDR) . . . . . . . . . . . . . . . . 1855
51.6.11 LPUART transmit data register (LPUART_TDR) . . . . . . . . . . . . . . . . 1855
51.6.12 LPUART prescaler register (LPUART_PRESC) . . . . . . . . . . . . . . . . 1856
51.6.13 LPUART register map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1857
52
Serial peripheral interface (SPI) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1859
52.1
Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1859
52.2
SPI main features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1859
52.3
SPI implementation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1859
52.4
SPI functional description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1860
52.4.1
52.4.2
52.4.3
52.4.4
52.4.5
52.4.6
52.4.7
52.4.8
52.4.9
52.4.10 SPI status flags . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1879
52.4.11 SPI error flags . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1880
52.4.12 NSS pulse mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1881
52.4.13 TI mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1881
LPUART control register 1 [alternate] (LPUART_CR1) . . . . . . . . . . . 1834
LPUART control register 1 [alternate] (LPUART_CR1) . . . . . . . . . . . 1837
LPUART control register 2 (LPUART_CR2) . . . . . . . . . . . . . . . . . . . 1840
LPUART control register 3 (LPUART_CR3) . . . . . . . . . . . . . . . . . . . 1842
LPUART baud rate register (LPUART_BRR) . . . . . . . . . . . . . . . . . . 1845
LPUART request register (LPUART_RQR) . . . . . . . . . . . . . . . . . . . . 1846
LPUART interrupt and status register [alternate] (LPUART_ISR) . . . 1846
LPUART interrupt and status register [alternate] (LPUART_ISR) . . . 1851
LPUART interrupt flag clear register (LPUART_ICR) . . . . . . . . . . . . 1854
General description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1860
Communications between one master and one slave . . . . . . . . . . . . 1861
Standard multi-slave communication . . . . . . . . . . . . . . . . . . . . . . . . . 1864
Multi-master communication . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1864
Slave select (NSS) pin management . . . . . . . . . . . . . . . . . . . . . . . . . 1865
Communication formats . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1866
Configuration of SPI . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1868
Procedure for enabling SPI . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1869
Data transmission and reception procedures . . . . . . . . . . . . . . . . . . 1869
RM0432 Rev 6
Contents
51/2301
60

Advertisement

loading
Need help?

Need help?

Do you have a question about the STM32L4+ Series and is the answer not in the manual?