RM0432
19.6.6
19.6.7
19.6.8
19.6.9
19.6.10 OCTOSPI data register (OCTOSPI_DR) . . . . . . . . . . . . . . . . . . . . . . . 591
19.6.11 OCTOSPI polling status mask register (OCTOSPI _PSMKR) . . . . . . . 591
19.6.12 OCTOSPI polling status match register (OCTOSPI_PSMAR) . . . . . . . 592
19.6.13 OCTOSPI polling interval register (OCTOSPI_PIR) . . . . . . . . . . . . . . 592
19.6.14 OCTOSPI communication configuration register (OCTOSPI_CCR) . . 592
19.6.15 OCTOSPI timing configuration register (OCTOSPI_TCR) . . . . . . . . . . 595
19.6.16 OCTOSPI instruction register (OCTOSPI_IR) . . . . . . . . . . . . . . . . . . . 595
19.6.17 OCTOSPI alternate bytes register (OCTOSPI_ABR) . . . . . . . . . . . . . 596
19.6.18 OCTOSPI low-power timeout register (OCTOSPI_LPTR) . . . . . . . . . . 596
19.6.19 OCTOSPI write communication configuration register
19.6.20 OCTOSPI write timing configuration register (OCTOSPI_WTCR) . . . . 599
19.6.21 OCTOSPI write instruction register (OCTOSPI_WIR) . . . . . . . . . . . . . 600
19.6.22 OCTOSPI write alternate bytes register (OCTOSPI_WABR) . . . . . . . 600
19.6.23 OCTOSPI HyperBus latency configuration register
19.6.24 OCTOSPI register map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 601
20
OCTOSPI I/O manager (OCTOSPIM) . . . . . . . . . . . . . . . . . . . . . . . . . . 604
20.1
Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 604
20.2
OCTOSPIM main features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 604
20.3
OCTOSPIM implementation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 604
20.4
OCTOSPIM functional description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 604
20.4.1
20.4.2
20.4.3
20.5
OCTOSPI I/O manager registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 608
20.5.1
20.5.2
20.5.3
21
Analog-to-digital converters (ADC) . . . . . . . . . . . . . . . . . . . . . . . . . . . 612
OCTOSPI status register (OCTOSPI_SR) . . . . . . . . . . . . . . . . . . . . . . 588
OCTOSPI flag clear register (OCTOSPI_FCR) . . . . . . . . . . . . . . . . . . 589
OCTOSPI data length register (OCTOSPI_DLR) . . . . . . . . . . . . . . . . 590
OCTOSPI address register (OCTOSPI_AR) . . . . . . . . . . . . . . . . . . . . 590
(OCTOSPI_WCCR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 597
(OCTOSPI_HLCR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 600
OCTOSPIM block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 604
OCTOSPIM matrix . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 606
OCTOSPIM multiplexer . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 607
OCTOSPI I/O manager control register (OCTOSPIM_CR) . . . . . . . . . 608
OCTOSPI I/O manager Port n configuration register
(OCTOSPIM_PnCR) (n=1 to 2) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 608
OCTOSPIM register map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 611
RM0432 Rev 6
Contents
17/2301
60
Need help?
Do you have a question about the STM32L4+ Series and is the answer not in the manual?