RM0432
28.8.3
28.8.4
28.8.5
28.8.6
28.8.7
28.8.8
28.8.9
28.8.10 DFSDM filter x analog watchdog low threshold register
28.8.11 DFSDM filter x analog watchdog status register
28.8.12 DFSDM filter x analog watchdog clear flag register
28.8.13 DFSDM filter x extremes detector maximum register
28.8.14 DFSDM filter x extremes detector minimum register
28.8.15 DFSDM filter x conversion timer register (DFSDM_FLTxCNVTIMR) . . 879
28.8.16 DFSDM register map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 880
29
LCD-TFT display controller (LTDC) . . . . . . . . . . . . . . . . . . . . . . . . . . . 890
29.1
Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 890
29.2
LTDC main features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 890
29.3
LTDC implementation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 890
29.4
LTDC functional description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 891
29.4.1
29.4.2
29.4.3
29.5
LTDC programmable parameters . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 893
29.5.1
29.5.2
29.6
LTDC interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 901
29.7
LTDC programming procedure . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 902
29.8
LTDC registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 903
29.8.1
DFSDM filter x interrupt and status register (DFSDM_FLTxISR) . . . . . 870
DFSDM filter x interrupt flag clear register (DFSDM_FLTxICR) . . . . . 872
DFSDM filter x injected channel group selection register
(DFSDM_FLTxJCHGR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 873
DFSDM filter x control register (DFSDM_FLTxFCR) . . . . . . . . . . . . . . 873
DFSDM filter x data register for injected group
(DFSDM_FLTxJDATAR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 874
DFSDM filter x data register for the regular channel
(DFSDM_FLTxRDATAR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 875
DFSDM filter x analog watchdog high threshold register
(DFSDM_FLTxAWHTR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 876
(DFSDM_FLTxAWLTR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 876
(DFSDM_FLTxAWSR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 877
(DFSDM_FLTxAWCFR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 878
(DFSDM_FLTxEXMAX) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 878
(DFSDM_FLTxEXMIN) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 879
LTDC block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 891
LTDC pins and external signal interface . . . . . . . . . . . . . . . . . . . . . . . 891
LTDC reset and clocks . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 892
LTDC global configuration parameters . . . . . . . . . . . . . . . . . . . . . . . . 893
Layer programmable parameters . . . . . . . . . . . . . . . . . . . . . . . . . . . . 896
LTDC synchronization size configuration register (LTDC_SSCR) . . . . 903
RM0432 Rev 6
Contents
25/2301
60
Need help?
Do you have a question about the STM32L4+ Series and is the answer not in the manual?