Samsung S3C2451X User Manual page 137

Risc microprocessor
Table of Contents

Advertisement

S3C2451X RISC MICROPROCESSOR
(Mobile) SDRAM Memory Interface Examples
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10
A11
A14
A15
DQM0
DQM1
SCKE
SCLK
Figure 2 Memory Interface with 32-bit SDRAM (4Mx16 * 2ea, 4banks)
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10
A11
A14
A15
DQM0
DQM1
SCKE
SCLK
Figure 1 Memory Interface with 16-bit SDRAM (4Mx16, 4banks)
DQ0
A0
DQ1
A1
DQ2
A2
DQ3
A3
A4
DQ4
DQ5
A5
DQ6
A6
DQ7
A7
DQ8
A8
DQ9
A9
A10
DQ10
DQ11
A11
DQ12
DQ13
BA0
DQ14
BA1
DQ15
LDQM
UDQM
nSCS
SCKE
nSRAS
SCLK
nSCAS
nWE
DQ0
A0
D0
DQ1
D1
A1
DQ2
D2
A2
DQ3
D3
A3
DQ4
D4
A4
A5
DQ5
D5
DQ6
A6
D6
DQ7
D7
A7
DQ8
D8
A8
DQ9
D9
A9
DQ10
D10
A10
A11
DQ11
D11
DQ12
D12
DQ13
D13
BA0
DQ14
D14
BA1
DQ15
D15
LDQM
UDQM
nSCS
nSCS0
SCKE
nSRAS
nSRASn
SCLK
nSCAS
SCASn
nWE
WE
D0
A0
A0
D1
A1
A1
D2
A2
A2
D3
A3
A3
D4
A4
A4
D5
A5
A5
D6
A6
A6
D7
A7
A7
D8
A8
A8
D9
A9
A9
D10
A10
A10
D11
A11
A11
D12
D13
A14
BA0
D14
A15
BA1
D15
DQM2
LDQM
DQM3
UDQM
nSCS0
SCKE
SCKE
nSRASn
SCLK
SCLK
SCASn
WE
MOBILE DRAM CONTROLLER
D16
DQ0
D17
DQ1
D18
DQ2
D19
DQ3
D20
DQ4
D21
DQ5
D22
DQ6
D23
DQ7
D24
DQ8
D25
DQ9
D26
DQ10
D27
DQ11
D28
DQ12
D29
DQ13
D30
DQ14
D31
DQ15
nSCS
nSCS0
nSRAS
nSRASn
nSCAS
SCASn
nWE
WE
6-5

Advertisement

Chapters

Table of Contents
loading

Table of Contents