RM0440
11.5
DMA interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 371
11.6
DMA registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 371
11.6.1
11.6.2
11.6.3
11.6.4
11.6.5
11.6.6
11.6.7
12
DMA request multiplexer (DMAMUX) . . . . . . . . . . . . . . . . . . . . . . . . . 382
12.1
Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 382
12.2
DMAMUX main features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 383
12.3
DMAMUX implementation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 383
12.3.1
12.3.2
12.4
DMAMUX functional description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 387
12.4.1
12.4.2
12.4.3
12.4.4
12.4.5
12.5
DMAMUX interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 392
12.6
DMAMUX registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 393
12.6.1
12.6.2
12.6.3
12.6.4
12.6.5
12.6.6
12.6.7
DMA interrupt status register (DMA_ISR) . . . . . . . . . . . . . . . . . . . . . . 371
DMA interrupt flag clear register (DMA_IFCR) . . . . . . . . . . . . . . . . . . 374
DMA channel x configuration register (DMA_CCRx) . . . . . . . . . . . . . . 375
DMA channel x number of data to transfer register (DMA_CNDTRx) . 378
DMA channel x peripheral address register (DMA_CPARx) . . . . . . . . 378
DMA channel x memory address register (DMA_CMARx) . . . . . . . . . 379
DMA register map and reset values . . . . . . . . . . . . . . . . . . . . . . . . . . . 379
DMAMUX instantiation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 383
DMAMUX mapping . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 383
DMAMUX block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 387
DMAMUX signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 388
DMAMUX channels . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 388
DMAMUX request line multiplexer . . . . . . . . . . . . . . . . . . . . . . . . . . . . 388
DMAMUX request generator . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 391
DMAMUX request line multiplexer channel x configuration register
(DMAMUX_CxCR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 393
DMAMUX request line multiplexer interrupt channel status register
(DMAMUX_CSR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 394
DMAMUX request line multiplexer interrupt clear flag register
(DMAMUX_CFR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 394
DMAMUX request generator channel x configuration register
(DMAMUX_RGxCR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 395
DMAMUX request generator interrupt status register
(DMAMUX_RGSR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 396
DMAMUX request generator interrupt clear flag register
(DMAMUX_RGCFR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 396
DMAMUX register map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 397
RM0440 Rev 1
Contents
11/2083
47
Need help?
Do you have a question about the STM32G4 Series and is the answer not in the manual?
Questions and answers