RM0453
37.6
SPI interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1280
37.7
I2S functional description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1281
37.7.1
37.7.2
37.7.3
37.7.4
37.7.5
37.7.6
37.7.7
37.7.8
37.7.9
37.8
I2S interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1299
37.9
SPI and I2S registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1300
37.9.1
37.9.2
37.9.3
37.9.4
37.9.5
37.9.6
37.9.7
37.9.8
37.9.9
37.9.10 SPI/I2S register map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1311
38
Debug support (DBG) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1312
38.1
DBG introduction and main features . . . . . . . . . . . . . . . . . . . . . . . . . . 1312
38.2
DBG use cases . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1313
38.3
DBG functional description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1313
38.3.1
38.3.2
38.3.3
38.3.4
38.3.5
38.3.6
38.3.7
38.3.8
I2S general description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1281
Supported audio protocols . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1282
Start-up description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1289
Clock generator . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1291
2
I
S master mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1294
2
I
S slave mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1295
I2S status flags . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1297
I2S error flags . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1298
DMA features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1299
SPI control register 1 (SPIx_CR1) . . . . . . . . . . . . . . . . . . . . . . . . . . . 1300
SPI control register 2 (SPIx_CR2) . . . . . . . . . . . . . . . . . . . . . . . . . . . 1302
SPI status register (SPIx_SR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1304
SPI data register (SPIx_DR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1306
SPI CRC polynomial register (SPIx_CRCPR) . . . . . . . . . . . . . . . . . . 1306
SPI Rx CRC register (SPIx_RXCRCR) . . . . . . . . . . . . . . . . . . . . . . . 1306
SPI Tx CRC register (SPIx_TXCRCR) . . . . . . . . . . . . . . . . . . . . . . . 1307
SPIx_I2S configuration register (SPIx_I2SCFGR) . . . . . . . . . . . . . . . 1307
SPIx_I2S prescaler register (SPIx_I2SPR) . . . . . . . . . . . . . . . . . . . . 1309
DBG block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1313
DBG pins and internal signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1314
DBG interface control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1314
DBG reset and clocks . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1315
DBG power domains . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1315
DBG low-power modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1315
Serial-wire and JTAG debug port . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1315
JTAG debug port . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1316
RM0453 Rev 5
Contents
39/1450
44
Need help?
Do you have a question about the STM32WL5 Series and is the answer not in the manual?