Intel i960 Jx Developer's Manual page 509

Microprocessor
Table of Contents

Advertisement

Table B-2. REG Format Instruction Encodings
7B:1
addige
1
7B:2
suboge
1
subige
7B:3
1
7B:4
selge
1
7C:0
addol
1
7C:1
addil
1
7C:2
subol
1
7C:3
subil
1
sell
7C:4
1
7D:0
addone
1
7D:1
addine
1
7D:2
subone
1
7D:3
subine
1
7D:4
selne
1
addole
7E:0
1
7E:1
addile
1
7E:2
subole
1
7E:3
subile
1
7E:4
1
selle
7F:0
addoo
1
addio
7F:1
1
7F:2
suboo
1
7F:3
subio
1
7F:4
sello
1
1. Execution time based on function performed by instruction.
31 ...... 24 23.. 19 18 . .14
0111 1011
dst
src2
0111 1011
dst
src2
dst
src2
0111 1011
0111 1011
dst
src2
dst
src2
0111 1100
0111 1100
dst
src2
0111 1100
dst
src2
0111 1100
dst
src2
dst
src2
0111 1100
0111 1101
dst
src2
dst
src2
0111 1101
0111 1101
dst
src2
0111 1101
dst
src2
0111 1101
dst
src2
0111 1110
dst
src2
0111 1110
dst
src2
dst
src2
0111 1110
0111 1110
dst
src2
0111 1110
dst
src2
0111 1111
dst
src2
0111 1111
dst
src2
0111 1111
dst
src2
dst
src2
0111 1111
0111 1111
dst
src2
OPCODES AND EXECUTION TIMES
(Sheet 4 of 4)
13
12
11
6
10 ...7
M3
M2
M1
0001
S2
M3
M2
M1
0010
S2
M3
M2
M1
0011
S2
M3
M2
M1
0100
S2
M3
M2
M1
0000
S2
M3
M2
M1
0001
S2
M3
M2
M1
0010
S2
M3
M2
M1
0011
S2
M3
M2
M1
0100
S2
M3
M2
M1
0000
S2
M3
M2
M1
0001
S2
M3
M2
M1
0010
S2
M3
M2
M1
0011
S2
M3
M2
M1
0100
S2
M3
M2
M1
0000
S2
M3
M2
M1
0001
S2
M3
M2
M1
0010
S2
M3
M2
M1
0011
S2
M3
M2
M1
0100
S2
M3
M2
M1
0000
S2
M3
M2
M1
0001
S2
M3
M2
M1
0010
S2
M3
M2
M1
0011
S2
M3
M2
M1
0100
S2
B
5
4 .... 0
S1
src1
S1
src1
src1
S1
S1
src1
src1
S1
S1
src1
S1
src1
S1
src1
src1
S1
S1
src1
src1
S1
S1
src1
S1
src1
S1
src1
S1
src1
S1
src1
src1
S1
S1
src1
S1
src1
S1
src1
S1
src1
S1
src1
src1
S1
S1
src1
B-5

Advertisement

Table of Contents
loading

Table of Contents