List of tables
List of tables
Table 1.
Device boot mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
Table 2.
SRAM erase conditions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 65
Table 3.
Memory security and privilege access . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 68
Table 4.
Memory map and peripheral register boundary addresses . . . . . . . . . . . . . . . . . . . . . . . . 72
Table 5.
GTZC internal signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 79
Table 6.
Memory access error generation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 81
Table 7.
Peripheral access error generation. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 82
Table 8.
TZSC privileged MPCWMn register memory allocation . . . . . . . . . . . . . . . . . . . . . . . . . . . 84
Table 9.
GTZC TZSC register map and reset values . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 91
Table 10.
TZIC register map and reset values . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 96
Table 11.
Flash memory - Single bank organization . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 98
Table 12.
Number of wait states according to Flash clock (HCLK3) frequency . . . . . . . . . . . . . . . . 100
Table 13.
Page erase overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 105
Table 14.
Mass erase overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 106
Table 15.
Errors in page-based row programming . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 111
Table 16.
Option bytes organization . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 112
Table 17.
Option loading control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 115
Table 18.
Flash memory readout protection status . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 117
Table 19.
RDP regression from level 1 to level 0 and memory erase. . . . . . . . . . . . . . . . . . . . . . . . 119
Table 20.
Access status versus protection level and execution modes . . . . . . . . . . . . . . . . . . . . . . 120
Table 23.
Flash interrupt requests . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 126
Table 25.
Flash interface register map and reset values . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 152
Table 26.
Sub-GHz internal input/output signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 155
Table 27.
Sub-GHz radio transmit high output power. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 157
Table 28.
FSK mode intermediate frequencies . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 158
Table 29.
LoRa mode intermediate frequencies . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 159
Table 30.
Spreading factor, chips/symbol and LoRa SNR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 161
Table 31.
LoRa bandwidth setting . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 161
Table 32.
Coding rate and overhead ratio . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 162
Table 33.
Operation mode transition BUSY switching time . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 174
Table 34.
Command structure . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 175
Table 35.
PA optimal setting and operating modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 184
Table 36.
Recommended CAD configuration settings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 186
Table 37.
IRQ bit mapping and definition . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 197
Table 38.
Image calibration for ISM bands . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 199
Table 39.
Command format Set_TcxoMode() . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 201
Table 40.
RegTcxoTrim and Timeout bytes definition . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 202
Table 41.
Sub-GHz radio SPI commands overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 202
Table 42.
SUBGHZ radio register map and reset values . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 216
Table 43.
PVM features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 226
Table 44.
Low-power mode summary . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 235
Table 45.
Functionalities depending on system operating mode . . . . . . . . . . . . . . . . . . . . . . . . . . . 236
Table 46.
MCU and sub-GHz radio operating modes. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 238
Table 47.
LPRun . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 240
Table 48.
CPU wakeup versus system operating mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 242
Table 49.
Sleep mode. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 243
Table 50.
LPSleep . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 244
Table 51.
Stop 0 mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 246
44/1454
RM0453 Rev 2
RM0453
Need help?
Do you have a question about the STM32WL55JC and is the answer not in the manual?
Questions and answers