ST STM32WL55JC Reference Manual page 33

Advanced arm-based 32-bit mcus with sub-ghz radio solution
Table of Contents

Advertisement

RM0453
32.6.21 RTC alarm A binary mode register (RTC_ALRABINR) . . . . . . . . . . . 1030
32.6.22 RTC alarm B binary mode register (RTC_ALRBBINR) . . . . . . . . . . . 1030
32.6.23 RTC register map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1031
33
Tamper and backup registers (TAMP) . . . . . . . . . . . . . . . . . . . . . . . . 1033
33.1
Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1033
33.2
TAMP main features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1033
33.3
TAMP functional description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1034
33.3.1
33.3.2
33.3.3
33.3.4
33.4
TAMP low-power modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1038
33.5
TAMP interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1038
33.6
TAMP registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1039
33.6.1
33.6.2
33.6.3
33.6.4
33.6.5
33.6.6
33.6.7
33.6.8
33.6.9
33.6.10 TAMP backup x register (TAMP_BKPxR) . . . . . . . . . . . . . . . . . . . . . 1048
33.6.11 TAMP register map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1049
34
Inter-integrated circuit (I2C) interface . . . . . . . . . . . . . . . . . . . . . . . . 1050
34.1
Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1050
34.2
I2C main features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1050
34.3
I2C implementation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1051
34.4
I2C functional description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1051
34.4.1
34.4.2
34.4.3
34.4.4
TAMP block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1034
TAMP pins and internal signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1035
TAMP register write protection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1036
Tamper detection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1036
TAMP control register 1 (TAMP_CR1) . . . . . . . . . . . . . . . . . . . . . . . . 1039
TAMP control register 2 (TAMP_CR2) . . . . . . . . . . . . . . . . . . . . . . . . 1040
TAMP control register 3 (TAMP_CR3) . . . . . . . . . . . . . . . . . . . . . . . . 1041
TAMP filter control register (TAMP_FLTCR) . . . . . . . . . . . . . . . . . . . 1042
TAMP interrupt enable register (TAMP_IER) . . . . . . . . . . . . . . . . . . . 1043
TAMP status register (TAMP_SR) . . . . . . . . . . . . . . . . . . . . . . . . . . . 1044
TAMP masked interrupt status register (TAMP_MISR) . . . . . . . . . . . 1045
TAMP status clear register (TAMP_SCR) . . . . . . . . . . . . . . . . . . . . . 1046
TAMP monotonic counter register (TAMP_COUNTR) . . . . . . . . . . . . 1048
I2C block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1052
I2C pins and internal signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1053
I2C clock requirements . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1053
Mode selection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1054
RM0453 Rev 2
Contents
33/1454
43

Advertisement

Table of Contents
loading
Need help?

Need help?

Do you have a question about the STM32WL55JC and is the answer not in the manual?

Subscribe to Our Youtube Channel

This manual is also suitable for:

Stm32wl5 seriesStm32wl54 series

Table of Contents

Save PDF