Hitachi H8S/2199 Hardware Manual page 954

Single-chip microcomputer
Table of Contents

Advertisement

Instruction Mnemonic
BNOT
BNOT Rn,@aa:32
BOR
BOR #xx:3,Rd
BOR #xx:3,@ERd
BOR #xx:3,@aa:8
BOR #xx:3,@aa:16
BOR #xx:3,@aa:32
BSET
BSET #xx:3,Rd
BSET #xx:3,@ERd
BSET #xx:3,@aa:8
BSET #xx:3,@aa:16
BSET #xx:3,@aa:32
BSET Rn,Rd
BSET Rn,@ERd
BSET Rn,@aa:8
BSET Rn,@aa:16
BSET Rn,@aa:32
BSR
BSR d:8
BSR d:16
BST
BST #xx:3,Rd
BST #xx:3,@ERd
BST #xx:3,@aa:8
BST #xx:3,@aa:16
BST #xx:3,@aa:32
BTST
BTST #xx:3,Rd
BTST #xx:3,@ERd
BTST #xx:3,@aa:8
BTST #xx:3,@aa:16
BTST #xx:3,@aa:32
BTST Rn,Rd
BTST Rn,@ERd
BTST Rn,@aa:8
BTST Rn,@aa:16
BTST Rn,@aa:32
BXOR
BXOR #xx:3,Rd
BXOR #xx:3,@ERd
BXOR #xx:3,@aa:8
BXOR #xx:3,@aa:16
BXOR #xx:3,@aa:32
CLRMAC
CLRMAC
CMP
CMP.B #xx:8,Rd
CMP.B Rs,Rd
CMP.W #xx:16,Rd
CMP.W Rs,Rd
CMP.L #xx:32,ERd
CMP.L ERs,ERd
DAA
DAA Rd
DAS
DAS Rd
Rev. 1.0, 02/00, page 952 of 1141
Branch
Instruction
Address
Fetch
Read
I
J
4
1
2
2
3
4
1
2
2
3
4
1
2
2
3
4
2
2
1
2
2
3
4
1
2
2
3
4
1
2
2
3
4
1
2
2
3
4
Cannot be used in this LSI.
1
1
2
1
3
1
1
1
Stack
Byte Data
Operation
Access
K
L
2
1
1
1
1
2
2
2
2
2
2
2
2
2
2
2
2
2
2
1
1
1
1
1
1
1
1
1
1
1
1
Word Data
Internal
Access
Operation
M
N
1

Advertisement

Table of Contents
loading

Table of Contents