Motorola DSP56305 User Manual page 11

24-bit digital signal processor
Table of Contents

Advertisement

6.11
EXAMPLES OF HOST TO HI32 CONNECTIONS . . . . . . . . . 6-108
SECTION
7
7.1
INTRODUCTION . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-3
7.2
7.3
ESSI DATA AND CONTROL SIGNALS . . . . . . . . . . . . . . . . . . . 7-4
7.3.1
Serial Transmit Data Signal (STD) . . . . . . . . . . . . . . . . . . . . 7-4
7.3.2
Serial Receive Data Signal (SRD) . . . . . . . . . . . . . . . . . . . . . 7-5
7.3.3
Serial Clock (SCK) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-6
7.3.4
Serial Control Signal (SC0) . . . . . . . . . . . . . . . . . . . . . . . . . . 7-8
7.3.5
Serial Control Signal (SC1) . . . . . . . . . . . . . . . . . . . . . . . . . 7-10
7.3.6
Serial Control Signal (SC2) . . . . . . . . . . . . . . . . . . . . . . . . . 7-12
7.4
ESSI PROGRAMMING MODEL. . . . . . . . . . . . . . . . . . . . . . . . 7-13
7.4.1
ESSI Control Register A (CRA) . . . . . . . . . . . . . . . . . . . . . . 7-15
7.4.1.1
Prescale Modulus Select (PM[7:0]) CRA Bits 7-0 . . . . . . 7-15
7.4.1.2
Reserved CRA Bits 8-10 . . . . . . . . . . . . . . . . . . . . . . . . . 7-15
7.4.1.3
Prescaler Range (PSR) CRA Bit 11 . . . . . . . . . . . . . . . . 7-15
7.4.1.4
Frame Rate Divider Control DC[4:0] CRA Bits 16-12 . . . 7-16
7.4.1.4.1
7.4.1.4.2
7.4.1.4.3
7.4.1.5
Reserved CRA Bit 17 . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-18
7.4.1.6
Alignment Control (ALC) CRA Bit 18 . . . . . . . . . . . . . . . 7-18
7.4.1.7
Word Length Control (WL[2:0]) CRA Bits 21-19 . . . . . . . 7-19
7.4.1.8
Select SC1 as Transmitter 0 Drive Enable (SSC1)
CRA Bit 22 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-19
7.4.1.9
Reserved CRA Bit 23 . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-19
7.4.2
ESSI Control Register B (CRB) . . . . . . . . . . . . . . . . . . . . . . 7-20
7.4.2.1
Serial Output Flags (OF[1:0]) CRB Bits 1-0 . . . . . . . . . . 7-20
7.4.2.1.1
7.4.2.1.2
7.4.2.2
7.4.2.3
7.4.2.4
7.4.2.5
Clock Source Direction (SCKD) CRB Bit 5 . . . . . . . . . . . 7-22
MOTOROLA
ENHANCED SYNCHRONOUS SERIAL INTERFACE
(ESSI) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-1
Normal Mode (MOD = 0) . . . . . . . . . . . . . . . . . . . . . . 7-17
Network Mode (MOD = 1; DC ≠ 00000) . . . . . . . . . . . 7-17
Serial Output Flag 0 (OF0) CRB Bit 0 . . . . . . . . . . . . 7-20
Serial Output Flag 1 (OF1) CRB Bit 1 . . . . . . . . . . . . 7-21
DSP56305 User's Manual
ix

Advertisement

Table of Contents
loading

Table of Contents