STMicroelectronics STM32WLEx Reference Manual page 9

Advanced arm-based 32-bit mcus with sub-ghz radio solution
Table of Contents

Advertisement

RM0461
6.2.3
6.2.4
6.2.5
6.2.6
6.2.7
6.2.8
6.2.9
6.2.10
6.2.11
6.2.12
6.2.13
6.2.14
6.2.15
6.2.16
6.2.17
6.2.18
6.2.19
6.2.20
6.2.21
6.3
Low-power modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 248
6.4
RCC registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 250
6.4.1
6.4.2
6.4.3
6.4.4
6.4.5
6.4.6
6.4.7
6.4.8
6.4.9
6.4.10
6.4.11
6.4.12
6.4.13
6.4.14
6.4.15
6.4.16
MSI clock . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 238
PLL . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 239
LSE clock . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 239
LSI clock . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 240
Clock source stabilization time . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 241
System clock (SYSCLK) selection . . . . . . . . . . . . . . . . . . . . . . . . . . . . 241
Clock source frequency versus voltage scaling . . . . . . . . . . . . . . . . . . 242
Clock security system on HSE32 (CSS) . . . . . . . . . . . . . . . . . . . . . . . 242
Clock security system on LSE (LSECSS) . . . . . . . . . . . . . . . . . . . . . . 242
SPI2S2 clock . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 243
Sub-GHz radio SPI clock . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 243
ADC clock . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 244
RTC clock . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 244
Timer clock . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 244
Watchdog clock . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 244
True RNG clock . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 245
Clock-out capability . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 245
Internal/external clock measurement with TIM16/TIM17 . . . . . . . . . . . 246
Peripheral clocks enable . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 248
RCC clock control register (RCC_CR) . . . . . . . . . . . . . . . . . . . . . . . . . 250
RCC internal clock sources calibration register (RCC_ICSCR) . . . . . . 253
RCC clock configuration register (RCC_CFGR) . . . . . . . . . . . . . . . . . 254
RCC PLL configuration register (RCC_PLLCFGR) . . . . . . . . . . . . . . . 257
RCC clock interrupt enable register (RCC_CIER) . . . . . . . . . . . . . . . . 260
RCC clock interrupt flag register (RCC_CIFR) . . . . . . . . . . . . . . . . . . 261
RCC clock interrupt clear register (RCC_CICR) . . . . . . . . . . . . . . . . . 262
RCC AHB1 peripheral reset register (RCC_AHB1RSTR) . . . . . . . . . . 264
RCC AHB2 peripheral reset register (RCC_AHB2RSTR) . . . . . . . . . . 264
RCC AHB3 peripheral reset register (RCC_AHB3RSTR) . . . . . . . . . . 265
RCC APB1 peripheral reset register 1 (RCC_APB1RSTR1) . . . . . . . . 266
RCC APB1 peripheral reset register 2 (RCC_APB1RSTR2) . . . . . . . . 267
RCC APB2 peripheral reset register (RCC_APB2RSTR) . . . . . . . . . . 268
RCC APB3 peripheral reset register (RCC_APB3RSTR) . . . . . . . . . . 269
RCC AHB1 peripheral clock enable register (RCC_AHB1ENR) . . . . . 270
RCC AHB2 peripheral clock enable register (RCC_AHB2ENR) . . . . . 271
RM0461 Rev 5
Contents
9/1306
40

Advertisement

Table of Contents
loading
Need help?

Need help?

Do you have a question about the STM32WLEx and is the answer not in the manual?

Table of Contents