Renesas H8/3847R Series Hardware Manual page 586

8-bit single-chip microcomputer super low power
Table of Contents

Advertisement

Appendix A CPU Instruction Set
Mnemonic
BIAND #xx:3, Rd
BIAND #xx:3, @Rd
BIAND #xx:3, @aa:8
BOR #xx:3, Rd
BOR #xx:3, @Rd
BOR #xx:3, @aa:8
BIOR #xx:3, Rd
BIOR #xx:3, @Rd
BIOR #xx:3, @aa:8
BXOR #xx:3, Rd
BXOR #xx:3, @Rd
BXOR #xx:3, @aa:8
BIXOR #xx:3, Rd
BIXOR #xx:3, @Rd
BIXOR #xx:3, @aa:8
BRA d:8 (BT d:8)
BRN d:8 (BF d:8)
BHI d:8
BLS d:8
BCC d:8 (BHS d:8)
BCS d:8 (BLO d:8)
BNE d:8
BEQ d:8
BVC d:8
BVS d:8
BPL d:8
BMI d:8
BGE d:8
BLT d:8
BGT d:8
BLE d:8
Rev. 6.00 Aug 04, 2006 page 548 of 680
REJ09B0145-0600
Operation
B C∧(#xx:3 of Rd8) → C
B C∧(#xx:3 of @Rd16) → C
B C∧(#xx:3 of @aa:8) → C
B C∨(#xx:3 of Rd8) → C
B C∨(#xx:3 of @Rd16) → C
B C∨(#xx:3 of @aa:8) → C
B C∨(#xx:3 of Rd8) → C
B C∨(#xx:3 of @Rd16) → C
B C∨(#xx:3 of @aa:8) → C
B C⊕(#xx:3 of Rd8) → C
B C⊕(#xx:3 of @Rd16) → C
B C⊕(#xx:3 of @aa:8) → C
B C⊕(#xx:3 of Rd8) → C
B C⊕(#xx:3 of @Rd16) → C
B C⊕(#xx:3 of @aa:8) → C
— PC ← PC+d:8
— PC ← PC+2
C ∨ Z = 0
— If condition
C ∨ Z = 1
— is true then
— PC ← PC+d:8 C = 0
— else next;
C = 1
Z = 0
Z = 1
V = 0
V = 1
N = 0
N = 1
N⊕V = 0
N⊕V = 1
Z ∨ (N⊕V) = 0
Z ∨ (N⊕V) = 1
Addressing Mode/
Instruction Length (bytes) Condition Code
2
4
4
2
4
4
2
4
4
2
4
4
2
4
4
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
I
H N Z V C
— — — — —
2
— — — — —
6
— — — — —
6
— — — — —
2
— — — — —
6
— — — — —
6
— — — — —
2
— — — — —
6
— — — — —
6
— — — — —
2
— — — — —
6
— — — — —
6
— — — — —
2
— — — — —
6
— — — — —
6
— — — — — — 4
— — — — — — 4
— — — — — — 4
— — — — — — 4
— — — — — — 4
— — — — — — 4
— — — — — — 4
— — — — — — 4
— — — — — — 4
— — — — — — 4
— — — — — — 4
— — — — — — 4
— — — — — — 4
— — — — — — 4
— — — — — — 4
— — — — — — 4

Advertisement

Table of Contents
loading

Table of Contents