Dma Source Address Registers 0L To 3L (Dsa0L To Dsa3L) - Renesas NU85E Preliminary User's Manual

32-bit microprocessor core
Table of Contents

Advertisement

(2) DMA source address registers 0L to 3L (DSA0L to DSA3L)

These registers can be read or written in 16-bit units.
Figure 7-2. DMA Source Address Registers 0L to 3L (DSA0L to DSA3L)
15
14
13
SA
SA
SA
SA
DSA0L
15
14
13
SA
SA
SA
SA
DSA1L
15
14
13
SA
SA
SA
SA
DSA2L
15
14
13
SA
SA
SA
SA
DSA3L
15
14
13
Bit position
Bit name
15 to 0
SA15 to
SA0
CHAPTER 7 DMAC
12
11
10
9
8
7
SA
SA
SA
SA
SA
12
11
10
9
8
7
SA
SA
SA
SA
SA
12
11
10
9
8
7
SA
SA
SA
SA
SA
12
11
10
9
8
7
SA
SA
SA
SA
SA
12
11
10
9
8
7
Sets the DMA transfer source address (A15 to A0). During a DMA transfer, the next DMA
transfer source address is maintained. For a flyby transfer, the external memory address is
maintained.
Preliminary User's Manual A14874EJ3V0UM
6
5
4
3
2
1
SA
SA
SA
SA
SA
SA
6
5
4
3
2
1
SA
SA
SA
SA
SA
SA
6
5
4
3
2
1
SA
SA
SA
SA
SA
SA
6
5
4
3
2
1
SA
SA
SA
SA
SA
SA
6
5
4
3
2
1
Function
0
SA
Address
After reset
0
FFFFF080H
Undefined
SA
Address
After reset
0
FFFFF088H
Undefined
SA
Address
After reset
0
FFFFF090H
Undefined
SA
Address
After reset
0
FFFFF098H
Undefined
153

Advertisement

Table of Contents
loading

This manual is also suitable for:

Nu85ea

Table of Contents