Toshiba H1 Series Data Book page 729

32bit micro controller tlcs-900/h1 series
Table of Contents

Advertisement

(12) DMAC (3/7)
Symbol
Name
Address
0920H
DMA
source
HDMAS2
0921H
address
Register2
0922H
0924H
DMA
destination
HDMAD2
0925H
address
Register2
0926H
0928H
DMA
Transfer
HDMACA2
count
number A
Register2
0929H
092AH
DMA
Transfer
HDMACB2
count
number B
Register2
092BH
DMA
transfer
HDMAM2
092CH
Mode
Register2
7
6
5
D2SA7
D2SA6
D2SA5
0
0
0
D2SA15
D2SA14
D2SA13
0
0
0
D2SA23
D2SA22
D2SA21
0
0
0
D2DA7
D2DA6
D2DA5
0
0
0
Destination address for DMA2 (7:0)
D2DA15
D2DA14
D2DA13
0
0
0
Destination address for DMA2 (15:8)
D2DA23
D2DA22
D2DA21
0
0
0
Destination address for DMA2 (23:16)
D2CA7
D2CA6
D2CA5
0
0
0
D2CA15
D2CA14
D2CA13
0
0
0
D2CB7
D2CB6
D2CB5
0
0
0
D2CB15
D2CB14
D2CB13
0
0
0
92CZ26A-726
4
3
D2SA4
D2SA3
R/W
0
0
Source address for DMA2 (7:0)
D2SA12
D2SA11
R/W
0
0
Source address for DMA2 (15:8)
D2SA20
D2SA19
R/W
0
0
Source address for DMA2 (23:16)
D2DA4
D2DA3
R/W
0
0
D2DA12
D2DA11
R/W
0
0
D2DA20
D2DA19
R/W
0
0
D2CA4
D2CA3
R/W
0
0
Transfer count A [7:0] for DMA2
D2CA12
D2CA11
R/W
0
0
Transfer count A [15:8] for DMA2
D2CB4
D2CB3
R/W
0
0
Transfer count B [7:0] for DMA2
D2CB12
D2CB11
R/W
0
0
Transfer count A [15:8] for DMA2
D2M4
D2M3
0
0
DMA transfer mode
000: Destination INC (I/O → MEM)
001: Destination DEC (I/O → MEM)
010: Source INC (MEM → I/O)
011: Source DEC (MEM → I/O)
100: Source/destination INC
(MEM → MEM)
101: Source/destination DEC
(MEM → MEM)
110: Source/destination fixed
(I/O→ I/O)
111: Reserved
TMP92CZ26A
2
1
0
D2SA2
D2SA1
D2SA0
0
0
0
D2SA10
D2SA9
D2SA8
0
0
0
D2SA18
D2SA17
D2SA16
0
0
0
D2DA2
D2DA1
D2DA0
0
0
0
D2DA10
D2DA9
D2DA8
0
0
0
D2DA18
D2DA17
D2DA16
0
0
0
D2CA2
D2CA1
D2CA0
0
0
0
D2CA10
D2CA9
D2CA8
0
0
0
D2CB2
D2CB1
D2CB0
0
0
0
D2CB10
D2CB9
D2CB8
0
0
0
D2M2
D2M1
D2M0
R/W
0
0
0
Transfer data size
00: 1 byte
01: 2 bytes
10: 4 bytes
11: Reserved

Advertisement

Table of Contents
loading

This manual is also suitable for:

Tlcs-900Tmp92cz26axbg

Table of Contents