Dual Timer 0 Clock Enable Register (Base Address : 0X4000_1080); Timer0_0 Clock Enable Register (Timclken0_0); Timer0_1 Clock Enable Register (Timclken0_1) - Wiznet W7500 Reference Manual

Internet offload processor
Hide thumbs Also See for W7500:
Table of Contents

Advertisement

19.8
Dual Timer 0 Clock Enable Register (Base address :
0x4000_1080)
19.8.1

Timer0_0 Clock Enable Register (TIMCLKEN0_0)

Base address : 0x4000_1080
Address offset : 0x00
Reset value : 0x0000_0000
31
30
29
28
res
res
res
res
15
14
13
12
res
res
res
res
[0] CE – Clock Enable Register
0 : Clock disable
1 : Clock enable
19.8.2

Timer0_1 Clock Enable Register (TIMCLKEN0_1)

Base address : 0x4000_1080
Address offset : 0x20
Reset value : 0x0000_0000
31
30
29
28
res
res
res
res
15
14
13
12
res
res
res
res
[0] CE – Clock Enable Register
0 : Clock disable
1 : Clock enable
W7500 Datasheet Version1.0.0
27
26
25
24
res
res
res
res
11
10
9
8
res
res
res
res
27
26
25
24
res
res
res
res
11
10
9
8
res
res
res
res
23
22
21
20
res
res
res
res
7
6
5
4
res
res
res
res
23
22
21
20
res
res
res
res
7
6
5
4
res
res
res
res
19
18
17
16
res
res
res
res
3
2
1
0
res
res
CE
R/W
19
18
17
16
res
res
res
res
3
2
1
0
res
res
CE
R/W
392 / 512

Advertisement

Table of Contents
loading

Table of Contents