Toshiba TMPR4925 Manual page 585

64-bit tx system risc tx49 family
Table of Contents

Advertisement

Y12
ACK*
G19
W7
ADDR[0]
F18
Y7
ADDR[1]
F20
V8
ADDR[2]
U18
W8
ADDR[3]
U20
Y8
ADDR[4]
T19
B18
ADDR[5]
R18
A18
ADDR[6]
R20
B17
ADDR[7]
P20
A17
ADDR[8]
N20
B16
ADDR[9]
M19
A16
ADDR[10]
L18
C15
ADDR[11]
L20
B15
ADDR[12]
K20
A15
ADDR[13]
J20
B14
ADDR[14]
H20
W9
ADDR[15]
G20
C13
ADDR[16]
F19
C12
ADDR[17]
E19
A13
ADDR[18]
N2
B13
ADDR[19]
D20
Y17
BC32K
C20
Y11
BUSSPRT
C19
V5
BWE[0]*
B19
W5
BWE[1]*
M1
U6
BWE[2]*
B2
V6
BWE[3]*
D3
D19
CAS*
D1
Y10
CE[0]*
E3
W10
CE[1]*
J3
V9
CE[2]*
N4
U9
CE[3]*
W20
B12
CKE
W17
Y18
C32KIN
Y9
W18
C32KOUT
R3
V1
C_BE[0]
Y1
R2
C_BE[1]
Y2
M2
C_BE[2]
Y3
H1
C_BE[3]
Y4
V19
DATA[0]
W1
U19
DATA[1]
W2
T18
DATA[2]
W3
T20
DATA[3]
W4
R19
DATA[4]
V2
P19
DATA[5]
U1
N19
DATA[6]
U2
M18
DATA[7]
U3
M20
DATA[8]
T1
L19
DATA[9]
T2
K19
DATA[10]
T3
J19
DATA[11]
R1
H19
DATA[12]
M3
Table 23.1.3 Pin Designations (Signal name)
DATA[13]
L1
PCIAD[17]
DATA[14]
L2
PCIAD[18]
DATA[15]
K1
PCIAD[19]
DATA[16]
K2
PCIAD[20]
DATA[17]
K3
PCIAD[21]
DATA[18]
J1
PCIAD[22]
DATA[19]
J2
PCIAD[23]
DATA[20]
H2
PCIAD[24]
DATA[21]
H3
PCIAD[25]
DATA[22]
G1
PCIAD[26]
DATA[23]
G2
PCIAD[27]
DATA[24]
F1
PCIAD[28]
DATA[25]
F2
PCIAD[29]
DATA[26]
F3
PCIAD[30]
DATA[27]
E1
PCIAD[31]
DATA[28]
B1
PCICLK[1]
DATA[29]
C1
PCICLK[2]
DATA[30]
A1
PCICLKIO
DATA[31]
P2
PERR*
DEVSEL*
U10
PIO[0]
DQM[0]
V12
PIO[1]
DQM[1]
V10
PIO[2]
DQM[2]
W12
PIO[3]
DQM[3]
W11
PIO[4]
FRAME*
V13
PIO[5]
GNT[0]*
U13
PIO[6]
GNT[1]*
U15
PIO[7]
GNT[2]*
Y14
PIO[8]
GNT[3]*
W14
PIO[9]
ID_SEL
W13
PIO[10]
IRDY*
Y13
PIO[11]
Y15
PIO[12]
MASTERCLK
NMI*
V15
PIO[13]
OE*
Y16
PIO[14]
PAR
W16
PIO[15]
PCIAD[0]
V16
PIO[16]
PCIAD[1]
W15
PIO[17]
PCIAD[2]
B8
PIO[18]
PCIAD[3]
A8
PIO[19]
PCIAD[4]
B9
PIO[20]
PCIAD[5]
B7
PIO[21]
PCIAD[6]
A7
PIO[22]
PCIAD[7]
C8
PIO[23]
PCIAD[8]
A5
PIO[24]
PCIAD[9]
C5
PIO[25]
PCIAD[10]
A4
PIO[26]
PCIAD[11]
A6
PIO[27]
PCIAD[12]
C6
PIO[28]
PCIAD[13]
B6
PIO[29]
PCIAD[14]
D6
PIO[30]
PCIAD[15]
B5
PIO[31]
PCIAD[16]
W19
PLLVDD
23-5
Chapter 23 Pin Layout, Package
Y19
PLLVSS
D9
PON*
A20
RAS*
C2
REQ[0]*
D2
REQ[1]*
E4
REQ[2]*
E2
REQ[3]*
B10
RESET*
E20
RP*
A14
SADDR10
C11
SCANENB*
A11
SDCLK[0]
A10
SDCLK[1]
A9
SDCLKIN
B20
SDCS[0]*
A19
SDCS[1]*
A12
SDCS[2]*
B11
SDCS[3]*
P1
SERR*
N1
STOP*
Y6
SWE*
Y5
SYSCLK
B3
TCK
A3
TDI
B4
TDO
V17
TEST*
A2
TMS
N3
TRDY*
C9
TRST*
W6
UAE
C4
VDDC
C7
VDDC
C10
VDDC
C14
VDDC
C16
VDDC
D5
VDDC
G3
VDDC
G18
VDDC
J18
VDDC
K18
VDDC
L3
VDDC
P3
VDDC
P18
VDDC
R4
VDDC
V4
VDDC
V7
VDDC
V11
VDDC
V14
VDDC
C3
VDDS
C18
VDDS
D8
VDDS
D11
VDDS
D13
VDDS
D16
VDDS
E18
VDDS
F4
VDDS
H4
VDDS
H18
VDDS
K4
VDDS
L17
VDDS
M4
VDDS
N18
VDDS
T4
VDDS
T17
VDDS
U5
VDDS
U8
VDDS
U12
VDDS
V3
VDDS
V18
VDDS
C17
Vss
D4
Vss
D7
Vss
D10
Vss
D12
Vss
D14
Vss
D15
Vss
D17
Vss
E17
Vss
F17
Vss
G4
Vss
G17
Vss
H17
Vss
J4
Vss
J17
Vss
K17
Vss
L4
Vss
M17
Vss
N17
Vss
P4
Vss
P17
Vss
R17
Vss
U4
Vss
U7
Vss
U11
Vss
U14
Vss
U16
Vss
U17
Vss
V20
Vss
Y20
Vss
D18
Vss

Advertisement

Table of Contents
loading

Table of Contents