Download Print this page

Motorola CMOS Logic Manual page 97

Advertisement

MOTOROLA
SEMICONDUCTOR TECHNICAL DATA
Presettable Divide-By-N
Counter
The MC14018B contains five Johnson counter stages which are
asynchronously presettable and resettable. The counters are synchronous,
and increment on the positive going edge of the clock.
Presetting is accomplished by a logic 1 on the preset enable input. Data on
the Jam inputs will then be transferred to their respective Q outputs
(inverted). A logic 1 on the reset input will cause all Q outputs to go to a logic
1 state.
Division by any number from 2 to 10 can be accomplished by connecting
appropriate Q outputs to the data input, as shown in the Function Selection
table. Anti–lock gating is included in the MC14018B to assure proper
counting sequence.
Fully Static Operation
Schmitt Trigger on Clock Input
Capable of Driving Two Low–power TTL Loads or One Low–power
Schottky TTL Load Over the Rated Temperature Range
Pin–for–Pin Replacement for CD4018B
Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î
MAXIMUM RATINGS*
(Voltages Referenced to V SS )
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î
Symbol
Parameter
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
V DD
DC Supply Voltage
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
V in , V out
Input or Output Voltage (DC or Transient)
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
l in , l out
Input or Output Current (DC or Transient),
per Pin
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
P D
Power Dissipation, per Package†
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
T stg
Storage Temperature
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
T L
Lead Temperature (8–Second Soldering)
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
* Maximum Ratings are those values beyond which damage to the device may occur.
†Temperature Derating:
Plastic "P and D/DW" Packages: – 7.0 mW/ _ C From 65 _ C To 125 _ C
Ceramic "L" Packages: – 12 mW/ _ C From 100 _ C To 125 _ C
This device contains protection circuitry to guard against damage
due to high static voltages or electric fields. However, precautions must
be taken to avoid applications of any voltage higher than maximum rated
voltages to this high-impedance circuit. For proper operation, V in and
V out should be constrained to the range V SS
Unused inputs must always be tied to an appropriate logic voltage
level (e.g., either V SS or V DD ). Unused outputs must be left open.
MOTOROLA CMOS LOGIC DATA
Î Î Î Î Î Î
Î Î Î
Value
Unit
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î
Î Î Î
– 0.5 to + 18.0
V
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î
Î Î Î
– 0.5 to V DD + 0.5
V
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î
Î Î Î
10
mA
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î
Î Î Î
500
mW
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î
Î Î Î
_ C
– 65 to + 150
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î
Î Î Î
_ C
260
Î Î Î Î Î Î
Î Î Î
(V in or V out )
V DD .
MC14018B
L SUFFIX
CERAMIC
CASE 620
P SUFFIX
PLASTIC
CASE 648
D SUFFIX
SOIC
CASE 751B
ORDERING INFORMATION
MC14XXXBCP
Plastic
MC14XXXBCL
Ceramic
MC14XXXBD
SOIC
T A = – 55 to 125 C for all packages.
FUNCTIONAL TRUTH TABLE
Preset
Jam
Clock Reset
Enable
Input
0
0
X
0
0
X
X
0
1
0
X
0
1
1
X
1
X
X
* D n is the Data input for that stage. Stage 1
has Data brought out to Pin 1.
PIN ASSIGNMENT
D in
1
16
V DD
JAM 1
2
15
R
JAM 2
3
14
C
Q2
4
13
Q5
Q1
5
12
JAM 5
Q3
6
11
Q4
JAM 3
7
10
PE
V SS
8
9
JAM 4
MC14018B
Qn
Qn
D n *
1
0
1
6–59

Advertisement

loading