Download Print this page

Motorola CMOS Logic Manual page 371

Advertisement

MOTOROLA
SEMICONDUCTOR TECHNICAL DATA
Dual 5-Input Majority
Logic Gate
The MC14530B dual five–input majority logic gate is constructed with
P–channel and N–channel enhancement mode devices in a single
monolithic structure. Combinational and sequential logic expressions are
easily implemented with the majority logic gate, often resulting in fewer
components than obtainable with the more basic gates. This device can also
provide numerous logic functions by using the W and some of the logic (A
thru E) inputs as control inputs.
Diode Protection on All Inputs
Supply Voltage Range = 3.0 Vdc to 18 Vdc
Capable of Driving Two Low–power TTL Loads or One Low–power
Schottky TTL Load Over the Rated Temperature Range
Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î
MAXIMUM RATINGS*
(Voltages Referenced to V SS )
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Symbol
Parameter
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
V DD
DC Supply Voltage
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
V in , V out
Input or Output Voltage (DC or Transient)
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
I in , I out
Input or Output Current (DC or Transient),
per Pin
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
P D
Power Dissipation, per Package†
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
T stg
Storage Temperature
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
T L
Lead Temperature (8–Second Soldering)
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
* Maximum Ratings are those values beyond which damage to the device may occur.
†Temperature Derating:
Plastic "P and D/DW" Packages: – 7.0 mW/ _ C From 65 _ C To 125 _ C
Ceramic "L" Packages: – 12 mW/ _ C From 100 _ C To 125 _ C
LOGIC TABLE
INPUTS A B C D E
For all combinations of inputs where three or
more inputs are logical "0".
i
t
l
i
l "0"
For all combinations of inputs where three or
more inputs are logical "1".
i
t
l
i
l "1"
This device contains protection circuitry to guard against damage
due to high static voltages or electric fields. However, precautions must
be taken to avoid applications of any voltage higher than maximum rated
voltages to this high-impedance circuit. For proper operation, V in and
V out should be constrained to the range V SS
Unused inputs must always be tied to an appropriate logic voltage
level (e.g., either V SS or V DD ). Unused outputs must be left open.
MOTOROLA CMOS LOGIC DATA
Î Î Î Î Î Î
Î Î Î
Value
Unit
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î
Î Î Î
– 0.5 to + 18.0
V
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î
Î Î Î
– 0.5 to V DD + 0.5
V
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î
Î Î Î
10
mA
Î Î Î Î Î Î
Î Î Î
Î Î Î Î Î Î
Î Î Î
500
mW
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î
Î Î Î
_ C
– 65 to + 150
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î
Î Î Î
_ C
260
Î Î Î Î Î Î
Î Î Î
W
Z
0
1
1
0
0
0
1
1
(V in or V out )
V DD .
MC14530B
L SUFFIX
CERAMIC
CASE 620
P SUFFIX
PLASTIC
CASE 648
D SUFFIX
SOIC
CASE 751B
ORDERING INFORMATION
MC14XXXBCP
Plastic
MC14XXXBCL
Ceramic
MC14XXXBD
SOIC
T A = – 55 to 125 C for all packages.
BLOCK DIAGRAM
W
6
1
A
2
B
C
3
M 5
4
D
E
5
* Z = M 5
W = (ABC+ABD+ABE+ACD+
Z = M 5
W =
(ACE+ADE+BCD+BCE+
Z = M 5
W =
(BDE+CDE)
W
A
9
B
10
C
M 5
11
12
D
13
E
14
W
* M 5 is a logical "1" if any three or more
inputs are logical "1".


Exclusive NOR
Exclusive OR
TRUTH TABLE
M 5
W
Z
0
0
1
0
1
0
1
0
0
1
1
1
V DD = PIN 16
V SS = PIN 8
7
Z
15
Z
MC14530B
6–333

Advertisement

loading