Download Print this page

Motorola CMOS Logic Manual page 231

Advertisement

MOTOROLA
SEMICONDUCTOR TECHNICAL DATA
Hex Type D Flip-Flop
The MC14174B hex type D flip–flop is constructed with MOS P–channel
and N–channel enhancement mode devices in a single monolithic structure.
Data on the D inputs which meets the setup time requirements is transferred
to the Q outputs on the positive edge of the clock pulse. All six flip–flops
share common clock and reset inputs. The reset is active low, and
independent of the clock.
Static Operation
All Inputs and Outputs Buffered
Diode Protection on All Inputs
Supply Voltage Range = 3.0 Vdc to 18 Vdc
Capable of Driving Two Low–Power TTL Loads or One Low–Power
Schottky TTL Load over the Rated Temperature Range
Functional Equivalent to TTL 74174
MAXIMUM RATINGS*
Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
(Voltages Referenced to V SS )
Symbol
Parameter
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
V DD
DC Supply Voltage
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
V in , V out
Input or Output Voltage (DC or Transient)
Î Î Î Î
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î
I in , I out
Î Î Î Î Î Î Î Î Î Î Î
Input or Output Current (DC or Transient),
per Pin
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
P D
Power Dissipation, per Package†
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
T stg
Storage Temperature
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
T L
Lead Temperature (8–Second Soldering)
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
* Maximum Ratings are those values beyond which damage to the device may occur.
†Temperature Derating:
Plastic "P and D/DW" Packages: – 7.0 mW/ _ C From 65 _ C To 125 _ C
Ceramic "L" Packages: – 12 mW/ _ C From 100 _ C To 125 _ C
TRUTH TABLE
(Positive Logic)
Inputs
Clock
Data
0
1
X
X
X
X = Don't Care
This device contains protection circuitry to guard against damage
due to high static voltages or electric fields. However, precautions must
be taken to avoid applications of any voltage higher than maximum rated
voltages to this high-impedance circuit. For proper operation, V in and
V out should be constrained to the range V SS
Unused inputs must always be tied to an appropriate logic voltage
level (e.g., either V SS or V DD ). Unused outputs must be left open.
MOTOROLA CMOS LOGIC DATA
Î Î Î Î Î Î
Value
Î Î Î Î Î Î
Î Î Î Î Î Î
– 0.5 to + 18.0
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
– 0.5 to V DD + 0.5
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
10
Î Î Î Î Î Î
Î Î Î Î Î Î
500
Î Î Î Î Î Î
Î Î Î Î Î Î
– 65 to + 150
Î Î Î Î Î Î
Î Î Î Î Î Î
260
Î Î Î Î Î Î
Output
Reset
Q
1
0
1
1
No
1
Q
Change
0
0
(V in or V out )
MC14174B
ORDERING INFORMATION
Î Î Î
MC14XXXBCP
Unit
Î Î Î
Î Î Î
MC14XXXBCL
MC14XXXBD
V
Î Î Î
Î Î Î
Î Î Î
T A = – 55 to 125 C for all packages.
V
Î Î Î
Î Î Î
Î Î Î
Î Î Î
mA
Î Î Î
Î Î Î
mW
Î Î Î
Î Î Î
_ C
Î Î Î
Î Î Î
9
_ C
Î Î Î
1
3
4
6
11
13
14
V DD .
L SUFFIX
CERAMIC
CASE 620
P SUFFIX
PLASTIC
CASE 648
D SUFFIX
SOIC
CASE 751B
Plastic
Ceramic
SOIC
BLOCK DIAGRAM
2
CLOCK
Q0
RESET
Q1
5
D0
7
Q2
D1
D2
10
Q3
D3
Q4
12
D4
D5
Q5
15
V DD = PIN 16
V SS = PIN 8
MC14174B
6–193

Advertisement

loading