Download Print this page

Motorola CMOS Logic Manual page 381

Advertisement

Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î
SWITCHING CHARACTERISTICS*
Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î
Characteristic
Output Rise and Fall Time
t TLH , t THL = (1.5 ns/pF) C L + 25 ns
t TLH , t THL = (0.75 ns/pF) C L + 12.5 ns
t TLH , t THL = (0.55 ns/pF) C L + 9.5 ns
Propagation Delay Time — E in to E out
t PLH , t PHL = (1.7 ns/pF) C L + 120 ns
t PLH , t PHL = (0.66 ns/pF) C L + 77 ns
t PLH , t PHL = (0.5 ns/pF) C L + 55 ns
Propagation Delay Time — E in to GS
t PLH , t PHL = (1.7 ns/pF) C L + 90 ns
t PLH , t PHL = (0.66 ns/pF) C L 57 ns
t PLH , t PHL = (0.5 ns/pF) C L + 40 ns
Propagation Delay Time — E in to Q n
t PLH , t PHL = (1.7 ns/pF) C L + 195 ns
t PLH , t PHL = (0.66 ns/pF) C L + 107 ns
t PLH , t PHL = (0.5 ns/pF) C L + 75 ns
Propagation Delay Time — D n to Q n
t PLH , t PHL = (1.7 ns/pF) C L + 265 ns
t PLH , t PHL = (0.66 ns/pF) C L + 137 ns
t PLH , t PHL = (0.5 ns/pF) C L + 85 ns
Propagation Delay Time — D n to GS
t PLH , t PHL = (1.7 ns/pF) C L + 195 ns
t PLH , t PHL = (0.66 ns/pF) C L + 107 ns
t PLH , t PHL = (0.5 ns/pF) C L + 75 ns
* The formulas given are for the typical characteristics only at 25 _ C.
#Data labelled "Typ" is not to be used for design purposes but is intended as an indication of the IC's potential performance.
E in
D0
D1
D2
SWITCH
D3
MATRIX
D4
D5
D6
D7
V GS = V DD
V DS = V out
Output
Sink Current
Under
Under
Test
D0 thru D7
E out
X
out
Q0
X
Q1
X
Q2
Q2
X
X
GS
GS
X
X
Figure 1. Typical Sink and Source
Current Characteristics
MOTOROLA CMOS LOGIC DATA
(C L = 50 pF, T A = 25 _ C)
V out
E out
Q0
Q1
Q2
I D
GS
EXTERNAL
POWER
SUPPLY
V GS = – V DD
V DS = V out – V DD
Source Current
E in
D0 thru D6
D7
E in
0
0
0
1
0
0
1
1
0
0
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
Symbol
V DD
Min
t TLH ,
t THL
5.0
10
15
t PLH ,
t PHL
5.0
10
15
t PLH ,
t PHL
5.0
10
15
t PHL ,
t PLH
5.0
10
15
t PLH ,
t PHL
5.0
10
15
t PLH ,
t PHL
5.0
10
15
500 µF
E in
D0
D1
D2
D3
D4
D5
D6
PULSE
GENERATOR
D7
(f o )
Figure 2. Typical Power Dissipation Test Circuit
Typ #
Max
Unit
ns
100
200
50
100
40
80
ns
205
410
110
220
80
160
ns
175
350
90
180
65
130
ns
280
560
140
280
100
200
ns
300
600
170
340
110
220
ns
280
560
140
280
100
200
V DD
0.01 µF
I D
E out
C L
Q0
C L
Q1
C L
Q2
C L
GS
C L
V SS
MC14532B
6–343

Advertisement

loading