Download Print this page

Motorola CMOS Logic Manual page 462

Advertisement

Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î
SWITCHING CHARACTERISTICS*
Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î
Characteristic
Output Rise and Fall Time
t TLH , t THL = (1.5 ns/pF) C L + 25 ns
t TLH , t THL = (0.75 ns/pF) C L + 12.5 ns
t TLH , t THL = (0.55 ns/pF) C L + 9.5 ns
Propagation Delay Time — A, B to Output
t PLH , t PHL = (1.7 ns/pF) C L + 135 ns
t PLH , t PHL = (0.66 ns/pF) C L + 62 ns
t PLH , t PHL = (0.5 ns/pF) C L + 45 ns
Propagation Delay Time — E to Output
t PLH , t PHL = (1.7 ns/pF) C L + 115 ns
t PLH , t PHL = (0.66 ns/pF) C L + 52 ns
t PLH , t PHL = (0.5 ns/pF) C L + 40 ns
* The formulas given are for the typical characteristics only at 25 _ C.
#Data labelled "Typ" is not to be used for design purposes but is intended as an indication of the IC's potential performance.
INPUT E LOW
20 ns
A INPUTS
(50% DUTY CYCLE)
B INPUTS
(50% DUTY CYCLE)
OUTPUT Q1
All 8 outputs connect to respective C L loads.
f in respect to a system clock.
Figure 1. Dynamic Power Dissipation Signal Waveforms
MC14555B MC14556B
6–424
(C L = 50 pF, T A = 25 _ C)
20 ns
90%
50%
10%
1
2f
LOGIC DIAGRAM
A
B
E
* Eliminated for MC14555B
Symbol
V DD
Min
t TLH ,
t THL
5.0
10
15
t PLH ,
t PHL
5.0
10
15
t PLH ,
t PHL
5.0
10
15
20 ns
V DD
INPUT B
V SS
V DD
t PHL
OUTPUT Q3
V SS
MC14556B
V OH
V OL
OUTPUT Q3
MC14555B
Figure 2. Dynamic Signal Waveforms
(1/2 of Dual)
Typ #
Max
100
200
50
100
40
80
220
440
95
190
70
140
200
400
85
170
65
130
INPUT A HIGH, INPUT E LOW
20 ns
90%
50%
10%
t PLH
90%
50%
10%
t THL
t TLH
t PLH
t PHL
90%
50%
10%
t TLH
*
Q0
*
Q1
*
Q2
*
Q3
MOTOROLA CMOS LOGIC DATA
Unit
ns
ns
ns
V DD
V SS
V OH
V OL
V OH
V OL
t THL

Advertisement

loading