Download Print this page

Motorola CMOS Logic Manual page 204

Advertisement

MOTOROLA
SEMICONDUCTOR TECHNICAL DATA
Quad 2-Input NAND"
Schmitt Trigger
The MC14093B Schmitt trigger is constructed with MOS P–channel and
N–channel enhancement mode devices in a single monolithic structure.
These devices find primary use where low power dissipation and/or high
noise immunity is desired. The MC14093B may be used in place of the
MC14011B quad 2–input NAND gate for enhanced noise immunity or to
"square up" slowly changing waveforms.
Supply Voltage Range = 3.0 Vdc to 18 Vdc
Capable of Driving Two Low–Power TTL Loads or One Low–Power
Schottky TTL Load Over the Rated Temperature Range
Triple Diode Protection on All Inputs
Pin–for–Pin Compatible with CD4093
Can be Used to Replace MC14011B
Independent Schmitt–Trigger at each Input
Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î
MAXIMUM RATINGS*
(Voltages Referenced to V SS )
Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Symbol
Parameter
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
V DD
DC Supply Voltage
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
V in , V out
Input or Output Voltage (DC or Transient)
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
I in , I out
Input or Output Current (DC or Transient),
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
per Pin
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
P D
Power Dissipation, per Package†
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
T stg
Storage Temperature
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
T L
Lead Temperature (8–Second Soldering)
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
* Maximum Ratings are those values beyond which damage to the device may occur.
†Temperature Derating:
Plastic "P and D/DW" Packages: – 7.0 mW/ _ C From 65 _ C To 125 _ C
Ceramic "L" Packages: – 12 mW/ _ C From 100 _ C To 125 _ C
EQUIVALENT CIRCUIT SCHEMATIC
(1/4 OF CIRCUIT SHOWN)
This device contains protection circuitry to guard against damage
due to high static voltages or electric fields. However, precautions must
be taken to avoid applications of any voltage higher than maximum rated
voltages to this high-impedance circuit. For proper operation, V in and
V out should be constrained to the range V SS
Unused inputs must always be tied to an appropriate logic voltage
level (e.g., either V SS or V DD ). Unused outputs must be left open.
MC14093B
6–166
Î Î Î Î Î Î
Î Î Î
Value
Unit
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î
Î Î Î
– 0.5 to + 18.0
V
Î Î Î Î Î Î
Î Î Î
Î Î Î Î Î Î
Î Î Î
– 0.5 to V DD + 0.5
V
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î
Î Î Î
10
mA
Î Î Î Î Î Î
Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î
Î Î Î
500
mW
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î
Î Î Î
_ C
– 65 to + 150
_ C
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î
Î Î Î
260
Î Î Î Î Î Î
Î Î Î
(V in or V out )
V DD .
MC14093B
L SUFFIX
CERAMIC
CASE 632
P SUFFIX
PLASTIC
CASE 646
D SUFFIX
SOIC
CASE 751A
ORDERING INFORMATION
MC14XXXBCP
Plastic
MC14XXXBCL
Ceramic
MC14XXXBD
SOIC
T A = – 55 to 125 C for all packages.
LOGIC DIAGRAM
1
3
2
5
4
6
8
10
9
12
11
13
V DD = PIN 14
V SS = PIN 7
MOTOROLA CMOS LOGIC DATA

Advertisement

loading