Download Print this page

Motorola CMOS Logic Manual page 198

Advertisement

MOTOROLA
SEMICONDUCTOR TECHNICAL DATA
CMOS SSI
Quad Exclusive "OR" and "NOR" Gates
The MC14070B quad exclusive OR gate and the MC14077B quad
exclusive NOR gate are constructed with MOS P–channel and N–channel
enhancement mode devices in a single monolithic structure. These
complementary MOS logic gates find primary use where low power
dissipation and/or high noise immunity is desired.
Supply Voltage Range = 3.0 Vdc to 18 Vdc
All Outputs Buffered
Capable of Driving Two Low–Power TTL Loads or One Low–Power
Schottky TTL Load Over the Rated Temperature Range
Double Diode Protection on All Inputs
MC14070B — Replacement for CD4030B and CD4070B Types
MC14077B — Replacement for CD4077B Type
Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î
MAXIMUM RATINGS*
(Voltages Referenced to V SS )
Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Symbol
Parameter
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
V DD
DC Supply Voltage
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
V in , V out
Input or Output Voltage (DC or Transient)
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
I in , I out
Input or Output Current (DC or Transient),
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
per Pin
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
P D
Power Dissipation, per Package†
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
T stg
Storage Temperature
Î Î Î Î
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
T L
Lead Temperature (8–Second Soldering)
Î Î Î Î
Î Î Î Î Î Î Î Î Î Î Î
* Maximum Ratings are those values beyond which damage to the device may occur.
†Temperature Derating:
Plastic "P and D/DW" Packages: – 7.0 mW/ _ C From 65 _ C To 125 _ C
Ceramic "L" Packages: – 12 mW/ _ C From 100 _ C To 125 _ C
V DD
I DD
V in
*
C L
Figure 1. Power Dissipation Test Circuit and Waveform
V DD
PULSE
GENERATOR
#
V SS
* Inverted output on MC14077B only.
#Connect unused input to V DD for MC14070B, to V SS for MC14077B.
Figure 2. Switching Time Test Circuit and Waveforms
MC14070B MC14077B
6–160
Î Î Î Î Î Î
Value
Î Î Î Î Î Î
Î Î Î Î Î Î
– 0.5 to + 18.0
Î Î Î Î Î Î
Î Î Î Î Î Î
– 0.5 to V DD + 0.5
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
– 65 to + 150
Î Î Î Î Î Î
Î Î Î Î Î Î
Î Î Î Î Î Î
20 ns
90%
50%
10%
V in
1/f
50% DUTY CYCLE
* Inverted output on MC14077B only.
20 ns
INPUT
*
t PHL
C L
OUTPUT
t THL
Î Î Î
Unit
Î Î Î
Î Î Î
V
Î Î Î
Î Î Î
V
Î Î Î
Î Î Î
10
mA
Î Î Î
Î Î Î
Î Î Î
500
mW
Î Î Î
Î Î Î
_ C
Î Î Î
Î Î Î
_ C
260
QUAD Exclusive OR
Î Î Î
1
2
5
20 ns
V DD
6
8
V SS
9
12
13
20 ns
V DD
90%
50%
10%
V SS
t PLH
V OH
90%
50%
10%
V OL
t TLH
MC14070B
MC14077B
L SUFFIX
CERAMIC
CASE 632
P SUFFIX
PLASTIC
CASE 646
D SUFFIX
SOIC
CASE 751A
ORDERING INFORMATION
MC14XXXBCP
Plastic
MC14XXXBCL
Ceramic
MC14XXXBD
SOIC
T A = – 55 to 125 C for all packages.
MC14070B
MC14077B
QUAD Exclusive NOR
Gate
Gate
1
3
2
5
4
6
8
10
9
12
11
13
V DD = PIN 14
V SS = PIN 7
(BOTH DEVICES)
PIN ASSIGNMENT
IN 1 A
1
14
IN 2 A
2
13
OUT A
3
12
OUT B
4
11
IN 1 B
5
10
IN 2 B
6
9
V SS
7
8
MOTOROLA CMOS LOGIC DATA
3
4
10
11
V DD
IN 2 D
IN 1 D
OUT D
OUT C
IN 2 C
IN 1 C

Advertisement

loading