Xilinx Virtex-6 FPGA User Manual page 51

Gtx transceivers
Hide thumbs Also See for Virtex-6 FPGA:
Table of Contents

Advertisement

X-Ref Target - Figure 1-14
www.BDTIC.com/XILINX
Virtex-6 FPGA GTX Transceivers User Guide
UG366 (v2.5) January 17, 2011
LX130T: GTXE1_X0Y3
LX195T: GTXE1_X0Y3
LX240T: GTXE1_X0Y3
LX365T: GTXE1_X0Y3
SX315T: GTXE1_X0Y3
SX475T: GTXE1_X0Y11
LX130T: GTXE1_X0Y2
LX195T: GTXE1_X0Y2
LX240T: GTXE1_X0Y2
LX365T: GTXE1_X0Y2
SX315T: GTXE1_X0Y2
SX475T: GTXE1_X0Y10
QUAD_112
LX130T: GTXE1_X0Y1
LX195T: GTXE1_X0Y1
LX240T: GTXE1_X0Y1
LX365T: GTXE1_X0Y1
SX315T: GTXE1_X0Y1
SX475T: GTXE1_X0Y9
LX130T: GTXE1_X0Y0
LX195T: GTXE1_X0Y0
LX240T: GTXE1_X0Y0
LX365T: GTXE1_X0Y0
SX315T: GTXE1_X0Y0
SX475T: GTXE1_X0Y8
Figure 1-14: Placement Diagram for the FF1156 Package (5 of 5)
www.xilinx.com
AJ3
MGTRXP3_112
AJ4
MGTRXN3_112
AK1
MGTTXP3_112
AK2
MGTTXN3_112
MGTRXP2_112
AL3
MGTRXN2_112
AL4
MGTTXP2_112
AM1
MGTTXN2_112
AM2
AH6
MGTREFCLK1P_112
AH5
MGTREFCLK1N_112
AK6
MGTREFCLK0P_112
MGTREFCLK0N_112
AK5
AM5
MGTRXP1_112
AM6
MGTRXN1_112
AN3
MGTTXP1_112
AN4
MGTTXN1_112
AP5
MGTRXP0_112
AP6
MGTRXN0_112
AP1
MGTTXP0_112
AP2
MGTTXN0_112
Implementation
UG366_c1_14_051509
51

Advertisement

Table of Contents
loading

Table of Contents