Xilinx VC707 User Manual page 37

For the virtex-7 fpga
Hide thumbs Also See for VC707:
Table of Contents

Advertisement

Table 1-13
Table 1-13: GTX Quad 115 PCIe Edge Connector Connections
Quad 115
Pin Name
MGTXTXP0_115_AE2
MGTXTXN0_115_AE1
MGTXRXP0_115_AC6
MGTXRXN0_115_AC5
MGTXTXP1_115_AC2
MGTXTXN1_115_AC1
MGTXRXP1_115_AB4
MGTXRXN1_115_AB3
MGTXTXP2_115_AA2
MGTXTXN2_115_AA1
MGTXRXP2_115_AA6
MGTXRXN2_115_AA5
MGTXTXP3_115_W2
MGTXTXN3_115_W1
MGTXRXP3_115_Y4
MGTXRXN3_115_Y3
MGTREFCLK0P_115_Y8
MGTREFCLK0N_115_Y7
MGTREFCLK1P_115_AB8
MGTREFCLK1N_115_AB7
Table 1-14
Table 1-14: GTX Quad 114 PCIe Edge Connector Connections
Quad 114
Pin Name
MGTXTXP0_114_AK4
MGTXTXN0_114_AK3
MGTXRXP0_114_AG6
MGTXRXN0_114_AG5
MGTXTXP1_114_AJ2
MGTXTXN1_114_AJ1
VC707 Evaluation Board
UG885 (v1.4) May 12, 2014
lists the PCIe edge connector connections for Quad 115.
FPGA (U1)
Net Name
Pin
AE2
PCIE_TX3_P
AE1
PCIE_TX3_N
AC6
PCIE_RX3_P
AC5
PCIE_RX3_N
AC2
PCIE_TX2_P
AC1
PCIE_TX2_N
AB4
PCIE_RX2_P
AB3
PCIE_RX2_N
AA2
PCIE_TX1_P
AA1
PCIE_TX1_N
AA6
PCIE_RX1_P
AA5
PCIE_RX1_N
W2
PCIE_TX0_P
W1
PCIE_TX0_N
Y4
PCIE_RX0_P
Y3
PCIE_RX0_N
Y8
NC
Y7
NC
AB8
PCIE_CLK_Q0_P
AB7
PCIE_CLK_Q0_N
lists the PCIe edge connector connections for Quad 114.
FPGA (U1)
Net Name
Pin
AK4
PCIE_TX7_P
AK3
PCIE_TX7_N
AG6
PCIE_RX7_P
AG5
PCIE_RX7_N
AJ2
PCIE_TX6_P
AJ1
PCIE_TX6_N
www.xilinx.com
PCIe Edge Connector (P1)
Pin
Pin Name
A29
PERp3
A30
PERn3
B27
PETp3
B28
PETn3
A25
PERp2
A26
PERn2
B23
PETp2
B24
PETn2
A21
PERp1
A22
PERn1
B19
PETp1
B20
PETn1
A16
PERp0
A17
PERn0
B14
PETp0
B15
PETn0
A13
REFCLK+
A14
REFCLK-
PCIe Edge Connector (P1)
PCIe Edge
Pin
Pin Name
A47
PERp7
A48
PERn7
B45
PETp7
B46
PETn7
A43
PERp6
A44
PERn6
Feature Descriptions
FHG1761
Placement
GTXE2_CHANNEL_X1Y11
GTXE2_CHANNEL_X1Y11
GTXE2_CHANNEL_X1Y11
GTXE2_CHANNEL_X1Y11
GTXE2_CHANNEL_X1Y10
GTXE2_CHANNEL_X1Y10
GTXE2_CHANNEL_X1Y10
GTXE2_CHANNEL_X1Y10
GTXE2_CHANNEL_X1Y9
GTXE2_CHANNEL_X1Y9
GTXE2_CHANNEL_X1Y9
GTXE2_CHANNEL_X1Y9
GTXE2_CHANNEL_X1Y8
GTXE2_CHANNEL_X1Y8
GTXE2_CHANNEL_X1Y8
GTXE2_CHANNEL_X1Y8
MGT_BANK_115
MGT_BANK_115
MGT_BANK_115
MGT_BANK_115
FHG1761
Placement
GTXE2_CHANNEL_X1Y4
GTXE2_CHANNEL_X1Y4
GTXE2_CHANNEL_X1Y4
GTXE2_CHANNEL_X1Y4
GTXE2_CHANNEL_X1Y5
GTXE2_CHANNEL_X1Y5
37
Send Feedback

Hide quick links:

Advertisement

Table of Contents
loading

Table of Contents