IBM PowerPC 405GP User Manual page 467

Embedded processor
Table of Contents

Advertisement

Cycles
PLBClk
BEO:7
ABusO:31
RJW '
RdDAck
: f"'7"\
: f"'7"\
: f"'7"\
'
',.!
:
~
:
~
:
\----..-..,....-........,...-...--~-..----.--..---..----.-.....----.--~--...-
RdDBusO:31
~
• • • • •
iI ••• Ii •••• iI •••••
RdDBus32:63
~
• • • • • • • • • • • • • • • • • • • • "
PCIClk
PCIAD31:0
~
D16
X
D17
X
D18
X
D19
X
D20
X
D21
0
PCIC[BE)3:0
hO
PCIFrame
PCIDevSel
Figure 17-67. PCI Master Burst Read From SCRAM (Continued)
17-96
PPC405GP User's Manual
Preliminary

Advertisement

Table of Contents
loading

Table of Contents