IBM PowerPC 405GP User Manual page 206

Embedded processor
Table of Contents

Advertisement

Table 8-4. MMIO Register Contents After Reset (continued)
Register
Bits
Reset Value
Comment
EMACO_IAHT 4
0:31
OxOOOOOOOO
EMACO_IALR
0:31
OxOOOOOOOO
EMACO_IPGVR
0:31 OxOOOOOO04
EMACO_ISER
0:31 OxOOOOOOOO
EMACO_ISR
0:31
OxOOOOOOOO
EMACO_LSAH
0:31
OxOOOOOOOO
EMACO_LSAL
0:31
OxOOOOOOOO
EMACO_MRO
0:31
OxCOOOOOOO
EMACO_MR1
0:31 OxOOOOOOOO
EMACO_PTR
0:31
OxOOOOFFFF
EMACO_RMR
0:31
OxOOOOOOOO
EMACO_RWMR
0:31
Ox04001000
EMACO_STACR
0:31
OxOOO08000
EMACO_TMRO
0:31
OxOOOOOOOO
EMACO_TMR1
0:31
Ox380FOOOO
EMACO_TRTR
0:31
OxOOOOOOOO
EMACO_VTCI
0:31
OxOOOOOOOO
EMACO_ VTPID
0:31
OxOOO08808
General Purpose I/O (GPIO)
GPIOO_IR
0:31
Undefined
Read-only; follows the GPIO_ln input.
GPIOO_ODR
0:31
OxOOOOOOOO
GPIOO_OR
0:31
OxOOOOOOOO
GPIOO_TCR
0:31
OxOOOOOOOO
Inter-Integrated Circuit (IIC)
IICO_CLKDIV
0:7
OxOO
IICO_CNTL
0:7
OxOO
IICO_DIRECTCNTL
0:7
OxOF
IICO_EXTSTS
0:7
OxOO
IICO_HMADR
0:7
Undefined
IICO~HSADR
0:7
Undefined
IICO_INTRMSK
0:7
OxOO
IICO_LMADR
0:7
Undefined
IICO_LSADR
0:7
Undefined
Preliminary
Reset and Initialization
8-9

Advertisement

Table of Contents
loading

Table of Contents