Reset Circuit; Figure D-2. Mc68302 Minimum System Configuration (Sheet 2 Of; D.1.2 Reset Circuit - Motorola MC68302 User Manual

Integrated multiprotocol processor
Hide thumbs Also See for MC68302:
Table of Contents

Advertisement

Signals come from the MC68302 only.
D0
D1
D2
D3
D4
D5
D6
D7
CS0 20
LDS 22
D0
D1
D2
D3
D4
D5
D6
D7
CS1
LS32
LDS
R/W
LS04

Figure D-2. MC68302 Minimum System Configuration (Sheet 2 of 2)

D.1.2 Reset Circuit

HALT and RESET are both open-drain signals. When both signals are externally asserted,
the entire MC68302 is reset. HALT is asserted by the MC68302 when the HALT instruction
is executed, and RESET is asserted when the RESET instruction is executed.
The reset circuit shown uses an MC1455 timer to generate a 0.5-sec pulse until DlS reaches
the 2/3 V
threshold level. After that, DIS discharges the 0.47- F capacitor. When DIS falls
cc
below 2/3 V
, then the output pin (O) is pulled low, ending the reset to the MC68302. This
cc
MOTOROLA
32Kx8
EPROM
11
10
A0
D0
12
9
A1
D1
13
8
A2
D2
15
7
A3
D3
16
6
A4
D4
5
17
A5
D5
4
18
A6
D6
3
19
A7
D7
25
A8
24
A9
21
A10
23
A11
CE
2
A12
26
A13
OE
27
A14
MCM6206
32Kx8
STATIC RAM
11
10
A0
D0
12
9
A1
D1
13
8
A2
D2
15
7
A3
D3
16
6
A4
D4
17
5
A5
D5
4
18
A6
D6
19
3
A7
D7
25
A8
24
A9
21
A10
20
23
A11
E
2
A12
26
22
A13
G
27
A14
27
W
MC68302 USER'S MANUAL
D8
11
A1
A2
D9
12
D10
13
A3
D11
15
A4
D12
16
A5
A6
D13
17
A7
D14
18
A8
D15
19
A9
A10
A11
CS0 20
A12
A13
A14
UDS 22
A15
11
D8
A1
12
D9
A2
13
D10
A3
D11
15
A4
16
D12
A5
A6
D13
17
A7
18
D14
A8
19
D15
A9
A10
A11
A12
20
CS1
A13
LS32
A14
UDS
22
A15
27
MC68302 Applications
32Kx8
EPROM
10
A1
A0
D0
9
A2
A1
D1
8
A3
A2
D2
7
A4
A3
D3
6
A5
A4
D4
5
A6
A5
D5
4
A7
A6
D6
3
A8
A7
D7
25
A9
A8
24
A10
A9
21
A11
A10
23
A12
A11
CE
2
A13
A12
26
A14
A13
OE
27
A15
A14
MCM6206
32Kx8
STATIC RAM
10
A1
A0
D0
9
A2
A1
D1
8
A3
A2
D2
7
A4
A3
D3
6
A5
A4
D4
5
A6
A5
D5
4
A7
A6
D6
3
A8
A7
D7
25
A9
A8
24
A10
A9
A11
21
A10
23
A12
A11
E
2
A13
A12
26
A14
A13
G
27
A15
A14
W
D-3

Advertisement

Table of Contents
loading

Table of Contents