Figure 8-1.
rPGA988B (Socket-G2) Pinmap (Top View, Upper-Left Quadrant)
35
34
33
RSVD
RSVD
AT
VSS
VSS
_NC TF
_NC TF
RSVD
RSVD
RESET
BPM#[
AR
_NC TF
_NC TF
#
UNC O
RSVD
BPM#[
AP
VSS
REPW
_NC TF
RGOO
BC LK_
SKTO
THERM
AN
PEC I
ITP
C C #
TRIP#
BC LK_
PM_SY
C FG[8
AM
RSVD
ITP#
NC
C ATER
PROC
AL
DBR#
VSS
R#
HOT#
VAXG
VSSA
AK
_SENS
XG_SE
VSS
RSVD
E
NSE
VC C _
VC C _
VSS_S
AJ
VAL_S
RSVD
SENSE
ENSE
ENSE
VSS_V
AH
VSS
VSS
AL_SE
VSS
NSE
AG
VC C
VC C
VC C
VC C
AF
VC C
VC C
VC C
VC C
AE
VSS
VSS
VSS
VSS
AD
VC C
VC C
VC C
VC C
AC
VC C
VC C
VC C
VC C
AB
VSS
VSS
VSS
VSS
AA
VC C
VC C
VC C
VC C
Y
VC C
VC C
VC C
VC C
W
VSS
VSS
VSS
VSS
108
32
31
30
29
28
BPM#[
BPM#[
BPM#[
VSS
6]
3]
BPM#[
BPM#[
BPM#[
TDI
7]
5]
2]
1]
PRDY
VSS
TRST#
VSS
4]
#
C FG[1
C FG[1
C FG[1
VSS
3]
7]
C FG[7
C FG[9
C FG[1
VSS
]
]
]
C FG[6
C FG[5
VSS
VSS
]
]
C FG[1
C FG[1
C FG[0
VSS
6]
]
VAXG
VIDSC
VIDAL
VIDSO
_VAL_
LK
ERT#
SENSE
VSSA
XG_V
VSS
VSS
VSS
AL_SE
VC C
VC C
VC C
VC C
VC C
VC C
VC C
VC C
VSS
VSS
VSS
VSS
VC C
VC C
VC C
VC C
VC C
VC C
VC C
VC C
VSS
VSS
VSS
VSS
VC C
VC C
VC C
VC C
VC C
VC C
VC C
VC C
VSS
VSS
VSS
VSS
27
26
25
24
VSS
RSVD
VSS
VAXG VAXG
0]
TMS
TC K
VSS
VAXG VAXG
PREQ
TDO
VSS
VAXG VAXG
#
C FG[1
VSS
VSS
VAXG VAXG
2]
4]
C FG[1
C FG[1
VSS
VAXG VAXG
0]
5]
1]
C FG[3
C FG[2
VSS
VAXG VAXG
]
]
C FG[4
VSS
VSS
VAXG VAXG
]
]
RSVD RSVD
VSS
VAXG VAXG
UT
VC C _
DIE_S
VSS
VSS
VAXG VAXG
ENSE
VC C
VC C
VC C
VC C
VSS
VSS
VC C
VC C
VC C
VC C
VSS
VSS
VC C
VC C
VC C
VC C
VSS
VSS
Processor Pin and Signal Information
23
22
21
20
VSS
VAXG VAXG
VSS
VAXG VAXG
VSS
VAXG VAXG
VSS
VAXG VAXG
VSS
VAXG VAXG
VSS
VAXG VAXG
VSS
VAXG VAXG
VSS
VAXG VAXG
VSS
VAXG VAXG
Datasheet, Volume 1
19
18
VSS
VAXG
VSS
VAXG
VSS
VAXG
VSS
VAXG
VSS
VAXG
VSS
VAXG
VSS
VAXG
VSS
VAXG
VSS
VAXG
Need help?
Do you have a question about the 2ND GENERATION INTEL CORE PROCESSOR FAMILY MOBILE - DATASHEET VOLUME 1 01-2011 and is the answer not in the manual?
Questions and answers