gefran SIEIDrive LIFT AGy -L Instruction Manual page 38

Lift vector ac drives
Table of Contents

Advertisement

Available languages
  • EN

Available languages

  • ENGLISH, page 47
Cod. Display
d.201 Ing An1 monitor
d.202 Ing An1 term mon
d.210 Ing An2 cnf mon
d.211 Ing An2 monitor
d.212 Ing An2 term mon
d.220 Ing An3 cnf mon
d.221 Ing An3 monitor
d.222 Ing An3 term mon
d.250 LCW To PLC (0-7)
d.251 LCW To PLC(8-15) Verifica dei bit di controllo inviati al sequencer interno.Bit da 8 a 15.
d.252 LCW Fr PLC (0-7)
d.253 LCW Fr PLC(8-15)
d.254 LCW FrPLC(16-23) Verifica dei bit di controllo generati dal sequencer interno. Bit da 16 a 23
d.255 LSW (0-7)
d.300 Imp Enc/Campion
d.301 Freq encoder
d.302 Velocita'encoder
d.350 Stato opzione 1
d.351 Stato opzione 2
d.353 Stato SBI
d.354 Sbi baudrate
d.400 Riferimento PID
d.401 Retroazione PID
d.402 Errore PID
d.403 Integr PID comp
d.404 Uscita PID
38
Descrizione
Segnale d'uscita (%) del blocco dell'ingresso analogico 1
Segnale in morsettiera (%) dell'ingresso analogico 1
Programmazione ingresso analogico 2
mostra la funzione associata a questo ingresso analogico. Come per d.200
Segnale d'uscita (%) del blocco dell'ingresso analogico 2
Segnale in morsettiera (%) dell'ingresso analogico 2
Programmazione ingresso analogico 3
mostra la funzione associata a questo ingresso analogico. Come per d.200
Segnale d'uscita % del blocco dell'ingresso analogico 3
Segnale in morsettiera (%) dell'ingresso analogico 3
Verifica dei bit di controllo inviati al sequencer interno.Bit da 0 a 7.
Verifica dei bit di controllo generati dal sequencer interno. Bit da 0 a 7
Verifica dei bit di controllo generati dal sequencer interno. Bit da 8 a 15.
Verifica dei bit di stato del drive inviati al sequencer interno. Bit da 0 a 7.
Lettura degli impulsi encoder campionati nell'intervallo I.504
Frequenza letta dall'encoder (Frequenza motore)
Velocita` letta dall'encoder (d.000)*(P.600)
Stato della scheda opzionale 1
Stato della scheda opzionale 2
Stato della comunicazione tra SBI e Master
0
Attesa param
1
Attesa conf
2
Scambio Data
3
Errore
Velocita` comunicazione tra SBI e Master
0
12 Mbit / s
1
6 Mbit / s
2
3 Mbit / s
3
1.5 Mbit / s
4
500 Kbit / s
5
187.5 Kbit / s
6
93.75 Kbit / s
7
45.45 Kbit / s
8
19.2 Kbit / s
15
unknown
Riferimento blocco PID
Retroazione blocco PID
Segnale errore PID
Componente integrale PID
Uscita blocco funzione PID
Unità Var.
IPA
027
028
029
030
031
032
033
034
66
67
68
69
70
71
1/100 035
Hz
0.01 036
0.01/1 037
038
039
059
060
%
0.1
041
%
0.1
042
%
0.1
043
%
0.1
044
%
0.1
045
AGy -L

Advertisement

Table of Contents
loading

Table of Contents