gefran SIEIDrive LIFT AGy -L Instruction Manual page 126

Lift vector ac drives
Table of Contents

Advertisement

Available languages
  • EN

Available languages

  • ENGLISH, page 47
Code Afficheur
d.201 Ecr E an. 1
d.202 Ec term E an.1
d.210 Ec cfg E an. 2
d.211 Ecr E an. 2
d.212 Ec term E an. 2
d.220 Ec cfg E anal. 3
d.221 Ecr E an. 3
d.222 Ec term E an. 3
d.250 LCW To PLC (0-7)
d.251 LCW To PLC(8-15) Vérification des bits de contrôle envoyés au séquenceur interne.Bit de 8 à 15.
d.252 LCW Fr PLC (0-7)
d.253 LCW Fr PLC(8-15)
d.254 LCW FrPLC(16-23) Vérification des bits de contrôle produits par le séquenceur interne. Bits de 16 à 23
d.255 LSW (0-7)
d.300 Impulsion codeur
d.301 Frequence codeur Fréquence lue par le codeur (Fréquence moteur)
d.302 Vitesse codeur
d.350 Etat option 1
d.351 Etat option 2
d.353 Sbi state
d.354 Sbi baudrate
d.400 Consigne PID
d.401 Retroaction PID
d.402 Erreur PID
d.403 Cmp integral PID
126
Description
Signal de sortie (%) du blocage de l'entrée analogique 1
Signal dans bornier (%) de l'entrée analogique 1
Programmation entrée analogique 2 ;
montre la fonction associée à cette entrée analogique (Comme pour d.200)
Signal de sortie (%) du blocage de l'entrée analogique 2
Signal dans bornier (%) de l'entrée analogique 2
Programmation entrée analogique 3 ;
montre la fonction associée à cette entrée analogique (Comme pour d.200)
Signal de sortie % du blocage de l'entrée analogique 3
Signal dans bornier (%) de l'entrée analogique 3
Vérification des bits de contrôle envoyés au séquenceur interne.Bit de 0 à 7.
Vérification des bits de contrôle produits par le séquenceur interne. Bits de 0 à 7
Vérification des bits de contrôle produits par le séquenceur interne. Bits de 8 à 15.
Vérification des bits de condition du variateur, envoyés au séquenceur interne.
Bits de 0 à 7.
Lecture des points codeur échantillonnés dans l'intervalle I.504
Vitesse lue par le codeur (d.000)*(P.600)
Condition de la carte optionnelle 1
Condition de la carte optionnelle 2
Condition de la communication entre SBI et Master
0
Attent param
1
Attent conf
2
Echange data
3
Erreur
Vitesse communication entre SBI et Master
0
12 Mbit / s
1
6 Mbit / s
2
3 Mbit / s
3
1.5 Mbit / s
4
500 Kbit / s
5
187.5 Kbit / s
6
93.75 Kbit / s
7
45.45 Kbit / s
8
19.2 Kbit / s
15
unknown
Consigne blocage PID
Rétroaction blocage PID
Signal d'erreur PID
Composant intégral PID
Unité Var.
IPA
027
028
029
030
031
032
033
034
66
67
68
69
70
71
1/100 035
Hz
0.01 036
0.01/1 037
038
039
059
060
%
0.1
041
%
0.1
042
%
0.1
043
%
0.1
044
AGy -L

Advertisement

Table of Contents
loading

Table of Contents