C.1
Register Field (1)
Register
Address
Name
H'FFF0
RCSR
H'FFF1
—
H'FFF2
RNRR
(upper)
H'FFF3
RNRR
(lower)
H'FFF4
SYSCR
H'FFF5
TCWA
H'FFF6
—
H'FFF7
—
H'FFF8
ECR
H'FFF9
EPR
H'FFFA
—
H'FFFB
—
H'FFFC
TCSR
H'FFFD
TCNT
H'FFFE
DR
H'FFFF
DDR
Note: * If specifying that the WDT stops, do not access WDT control registers.
Appendix C Register Field
Bit 7
Bit 6
Bit 5
RRDY GE
—
—
—
—
—
—
—
IA15
IA14
IA13
—
—
—
—
—
—
—
—
—
PBM
—
—
—
—
—
—
—
—
UDF
EWE
—
DR7
DR6
—
DDR7 DDR6 —
Bit Names
Bit 4
Bit 3
Bit 2
—
—
—
—
—
—
—
—
—
IA12
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
HLT
—
—
—
—
—
—
—
—
Bit 1
Bit 0
Module
—
—
RNG
—
—
—
RNG
—
CPU
Clock
CS0
pulse
generator
—
WAD
WDT *
—
—
—
—
—
OC1
OC0
EEPROM
—
—
—
—
—
—
—
CS1
CS0
WDT *
—
—
I/O ports
—
—
129