Download Print this page

Toshiba T1200 User Manual page 110

Hide thumbs Also See for T1200:

Advertisement

ÃÄÄÄÄÄÅÄÄÄÄÅÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ´
³ 76
³
I ³
INTA
ÃÄÄÄÄÄÅÄÄÄÄÅÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ´
³ 77
³
O ³
DMAD7
³
³
³
³
³
³
ÃÄÄÄÄÄÅÄÄÄÄÅÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ´
³ 78
³
³
Vcc
ÃÄÄÄÄÄÅÄÄÄÄÅÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ´
³ 79
³
³
GND
ÃÄÄÄÄÄÅÄÄÄÄÅÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ´
³ 80
³
O ³
³
³
³
³ ~
³
³
³ 82
³
³
ÃÄÄÄÄÄÅÄÄÄÄÅÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ´
³ 83
³
O ³
³ ~
³
³
³
³
³
³ 86
³
³
ÃÄÄÄÄÄÅÄÄÄÄÅÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ´
³ 87
³
O ³
DMACS
ÃÄÄÄÄÄÅÄÄÄÄÅÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ´
³ 88
³
I ³
DALE
³
³
³
³
³
³
ÃÄÄÄÄÄÅÄÄÄÄÅÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ´
³ 89
³
I ³
AD00
³
³
³
³
³
³
ÃÄÄÄÄÄÅÄÄÄÄÅÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ´
³ 90
³
³
GND
ÃÄÄÄÄÄÅÄÄÄÄÅÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄ´
³ 91
³
O ³
AD01
³ ~
³
³
~
³100
³
³
AD10
ÀÄÄÄÄÄÁÄÄÄÄÁÄÄÄÄÄÄÄÄÄÁÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÙ
MODEL:T1200H/HB
Page C-8
C.5 1/O DECODER
This is the circuit that decodes the I/O address signals to select
the various devices such as 82C59, 82C37, Bus Controller
ROM, and Back-up RAM, etc..
I/O address of each device above mentioned is as follows;
82C37
82C59
82C53
³ INTA0: Interrupt acknowledge signal
³ DMAD71:
³ One of the upper 4 bits of the DMA address
³ from the 82C37
³ + 5V dc
³ Ground
³ DMAD31~01:
³
³ Three of the upper 4 bits of the DMA address
³ input from the 82C37
³ DMAD61~01:
³ Lower 4 bits of the DMA address input from the
³ 82C37. During the CPU cycle, CPU address A041~
³ A0B1 is output to the 82C37
³ DMACS0: DMA controller chip select signal
³ DALE1:
³ DMA address IOD71~01 is latched at the leading
³ edge of the "H" pulse.
³ AD001:
³ One of the lower 16 bits of the data bus from
³ the CPU.
³ Ground
³ AD011~AD101:
³ 10 of the lower 16 bits of the data bus from
³ CPU, and are
I/O address(Hex)
000-01F
020-03F
040-05F
bidirectional.
Signal name
DMACS0
INTCS0
TIMCS0
³
³
input³
³
³
³
³
³
³
³
³
³
³
³
³
³
³
³
³
³
³
³
³
the³
³
G.A., BIOS

Advertisement

loading