Pinout; Table 8. 80960Mc Pga Pinout - In Pin Order - Intel 80960MC Manual

Embedded 32-bit microprocessor with integrated floating-point unit and memory management unit
Table of Contents

Advertisement

80960MC
3.2

Pinout

Pin
Signal
A1
V
CC
A2
V
SS
A3
LAD
19
A4
LAD
17
A5
LAD
16
A6
LAD
14
A7
LAD
11
A8
LAD
9
A9
LAD
7
A10
LAD
5
A11
LAD
4
A12
LAD
1
A13
INT
/INTR
2
A14
V
CC
B1
LAD
23
B2
LAD
24
B3
LAD
22
B4
LAD
21
B5
LAD
18
B6
LAD
15
B7
LAD
12
B8
LAD
10
B9
LAD
6
B10
LAD
2
B11
CLK2
B12
LAD
0
B13
RESET
B14
V
SS
C1
HOLD/HLDAR
C2
LAD
25
C3
BADAC
C4
V
CC
C5
V
SS
NOTES: Do not connect any external logic to any pins marked N.C.
26
Table 8. 80960MC PGA Pinout — In Pin Order
Pin
Signal
C6
LAD
20
C7
LAD
13
C8
LAD
8
C9
LAD
3
C10
V
CC
C11
V
SS
C12
INT
/INTA
3
C13
INT
1
C14
IAC/INT
0
D1
ALE
D2
ADS
D3
HLDA/HOLDR
D12
V
CC
D13
N.C.
D14
N.C.
E1
LAD
28
E2
LAD
26
E3
LAD
27
E12
N.C.
E13
V
SS
E14
N.C.
F1
LAD
29
F2
LAD
31
F3
CACHE/TAG
F12
N.C.
F13
N.C.
F14
N.C.
G1
LAD
30
G2
READY
G3
BE
1
G12
N.C.
G13
N.C.
G14
N.C.
Pin
Signal
H1
W/R
H2
BE
0
H3
LOCK
H12
N.C.
H13
N.C.
H14
N.C.
J1
DT/R
J2
BE
2
J3
V
SS
J12
N.C.
J13
N.C.
J14
N.C.
K1
BE
3
K2
FAILURE
K3
V
SS
K12
V
CC
K13
N.C.
K14
N.C.
L1
DEN
L2
N.C.
L3
V
CC
L12
V
SS
L13
N.C.
L14
N.C.
M1
N.C.
M2
V
CC
M3
V
SS
M4
V
SS
M5
V
CC
M6
N.C.
M7
N.C.
M8
N.C.
M9
N.C.
Pin
Signal
M10
V
SS
M11
V
CC
M12
N.C.
M13
N.C.
M14
N.C.
N1
V
SS
N2
N.C.
N3
N.C.
N4
N.C.
N5
N.C.
N6
N.C.
N7
N.C.
N8
N.C.
N9
N.C.
N10
N.C.
N11
N.C.
N12
N.C.
N13
N.C.
N14
N.C.
P1
V
CC
P2
N.C.
P3
N.C.
P4
N.C.
P5
N.C.
P6
N.C.
P7
N.C.
P8
N.C.
P9
N.C.
P10
N.C.
P11
N.C.
P12
N.C.
P13
V
SS
P14
V
CC

Advertisement

Table of Contents
loading

Table of Contents