Figure 21. 80960Mc Pga Pinout-View From Top (Pins Facing Down) - Intel 80960MC Manual

Embedded 32-bit microprocessor with integrated floating-point unit and memory management unit
Table of Contents

Advertisement

14
13
P
V
V
CC
SS
N
N.C.
N.C.
M
N.C.
N.C.
L
N.C.
N.C.
K
N.C.
N.C.
J
N.C.
N.C.
H
N.C.
N.C.
G
N.C.
N.C.
F
N.C.
N.C.
E
N.C.
V
SS
D
N.C.
N.C.
C
INT
INT
0
1
B
V
RESET LAD
SS
A
V
INT
CC
2
14
13
Figure 21. 80960MC PGA Pinout—View from Top (Pins Facing Down)
25
12
11
10
9
8
N.C.
N.C.
N.C.
N.C.
N.C.
N.C.
N.C.
N.C.
N.C.
N.C.
N.C. V
V
N.C.
N.C.
CC
SS
V
SS
V
CC
N.C.
N.C.
N.C.
N.C.
N.C.
V
CC
INT
V
V
LAD
LAD
3
SS
CC
3
8
CLK2
LAD
LAD
LAD
0
2
6
10
LAD
LAD
LAD
LAD
LAD
1
4
5
7
9
12
11
10
9
8
7
6
5
4
3
N.C. N.C.
N.C.
N.C.
N.C. N.C.
N.C.
N.C. N.C.
N.C. N.C.
N.C.
V
V
N.C. N.C.
V
CC
SS
SS
V
CC
V
SS
V
SS
LOCK
BE
READY LAD
1
CACHE LAD
LAD
27
HLDA ADS
LAD
LAD
V
V
BADAC
13
20
SS
CC
LAD
LAD
LAD
LAD
LAD
12
15
18
21
22
LAD
LAD
LAD
LAD
LAD
11
14
16
17
19
7
6
5
4
3
80960MC
2
1
P
V
CC
N
V
SS
M
V
N.C.
CC
L
N.C.
DEN
K
FAIL
BE
3
J
BE
DT/R
2
H
BE
W/R
0
G
30
F
LAD
31
29
E
LAD
LAD
26
28
D
ALE
C
LAD
HOLD
25
B
LAD
LAD
24
23
A
V
V
SS
CC
2
1

Advertisement

Table of Contents
loading

Table of Contents