Table 9. 80960Mc Pga Pinout - In Signal Order - Intel 80960MC Manual

Embedded 32-bit microprocessor with integrated floating-point unit and memory management unit
Table of Contents

Advertisement

Signal
Pin
ADS
D2
ALE
D1
BADAC
C3
BE
H2
0
BE
G3
1
BE
J2
2
BE
K1
3
CACHE
F3
CLK2
B11
DEN
L1
DT/R
J1
FAILURE
K2
HLDA/HOLDR
D3
HOLD/HLDAR
C1
IAC/INT
C14
0
INT
C13
1
INT
/INTR
A13
2
INT
/INTA
C12
3
LAD
B12
0
LAD
A12
1
LAD
B10
2
LAD
C9
3
LAD
A11
4
LAD
A10
5
LAD
B9
6
LAD
A9
7
LAD
C8
8
LAD
A8
9
LAD
B8
10
LAD
A7
11
LAD
B7
12
LAD
C7
13
LAD
A6
14
NOTE:
Do not connect external logic to any pins marked N.C.
27
Table 9. 80960MC PGA Pinout — In Signal Order
Signal
Pin
LAD
B6
15
LAD
A5
16
LAD
A4
17
LAD
B5
18
LAD
A3
19
LAD
C6
20
LAD
B4
21
LAD
B3
22
LAD
B1
23
LAD
B2
24
LAD
C2
25
LAD
E2
26
LAD
E3
27
LAD
E1
28
LAD
F1
29
LAD
G1
30
LAD
F2
31
LOCK
H3
N.C.
D13
N.C.
D14
N.C.
E12
N.C.
E14
N.C.
F12
N.C.
F13
N.C.
F14
N.C.
G12
N.C.
G13
N.C.
G14
N.C.
H12
N.C.
H13
N.C.
H14
N.C.
J12
N.C.
J13
Signal
Pin
N.C.
J14
N.C.
K13
N.C.
K14
N.C.
L13
N.C.
L14
N.C.
M1
N.C.
M6
N.C.
M7
N.C.
M8
N.C.
M9
N.C.
M12
N.C.
M13
N.C.
M14
N.C.
N2
N.C.
N3
N.C.
N4
N.C.
N5
N.C.
N6
N.C.
N7
N.C.
N8
N.C.
N9
N.C.
N10
N.C.
N11
N.C.
N12
N.C.
N13
N.C.
N14
N.C.
P2
N.C.
P3
N.C.
P4
N.C.
P5
N.C.
P6
N.C.
P7
N.C.
P8
80960MC
Signal
Pin
N.C.
P9
N.C.
P10
N.C.
P11
N.C.
P12
N.C.
L2
READY
G2
RESET
B13
V
A1
CC
V
A14
CC
V
C4
CC
V
C10
CC
V
D12
CC
V
K12
CC
V
L3
CC
V
M2
CC
V
M5
CC
V
M11
CC
V
P1
CC
V
P14
CC
V
A2
SS
V
B14
SS
V
C5
SS
V
C11
SS
V
E11
SS
V
J3
SS
V
K3
SS
V
L12
SS
V
M3
SS
V
M4
SS
V
M10
SS
V
N1
SS
V
P13
SS
W/R
H1

Advertisement

Table of Contents
loading

Table of Contents