Download Print this page

Tms320C67X Dsp Architecture; Tms320C67X Dsp Block Diagram - Texas Instruments TMS320C67X Reference Manual

Dsp and cpu instruction set

Advertisement

1.4 TMS320C67x DSP Architecture

Figure 1−1. TMS320C67x DSP Block Diagram
Á Á
Á Á
Á Á Á Á
DMA, EMIF
Á
Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
SPRU733
Figure 1−1 is the block diagram for the C67x DSP. The C6000 devices come
with program memory, which, on some devices, can be used as a program
cache. The devices also have varying sizes of data memory. Peripherals such
as a direct memory access (DMA) controller, power-down logic, and external
memory interface (EMIF) usually come with the CPU, while peripherals such
as serial ports and host ports are on only certain devices. Check the data sheet
for your device to determine the specific peripheral configurations you have.
Program cache/program memory
32-bit address
256-bit data
Power
Á Á Á
down
Á Á Á
Data path A
Register file A
Á Á Á Á
Á Á
Á Á
Á Á Á Á
Á Á
Á Á
Á Á Á Á Á Á
.L1
.S1
Á Á Á Á Á Á
Data cache/data memory
32-bit address
8-, 16-, 32-bit data
Á
Á
Program fetch
Instruction dispatch (See Note)
Instruction decode
Data path B
Á Á Á Á Á Á
Register file B
Á Á Á Á
Á Á Á Á Á Á
Á Á
Á Á
Á Á Á Á
Á Á
Á
Á Á
Á Á
Á Á Á Á Á Á
.D2 .M2
.M1
.D1
Á Á Á
Á Á Á Á Á Á
Á Á
Á
TMS320C67x DSP Architecture
C6000 CPU
Control
registers
Control
logic
Á Á Á Á
Á Á
Test
Á Á Á Á
Á Á
Emulation
Á Á Á Á Á Á
.S2 .L2
Interrupts
Á
Á Á Á Á Á
Á
Á
Á Á Á Á Á
Additional
peripherals:
Á Á Á Á Á
Timers,
Á Á Á Á Á
Á Á
serial ports,
Á Á Á Á Á
etc.
Á Á Á Á Á
Á Á Á Á Á
Introduction
Á Á Á
Á
1-7

Hide quick links:

Advertisement

loading
Need help?

Need help?

Do you have a question about the TMS320C67X and is the answer not in the manual?

Save PDF