Figure 4.6.26
Figure 4.6.28
Figure 4.6.29
Figure 4.6.32
Figure 4.6.33
Figure 4.6.34
Figure 4.6.35
Figure 4.6.38
Figure 6.6.10
Figure 6.6.11
Figure 6.6.12
Figure 6.7.1
Figure 6.7.2
Figure 6.7.9
x
Veloci ty .............................................. .
Data write .••.•...••.••.•••.•.•.•••..••••.•••••••••••••
Data read ••••••.••..•.•••.•.•.•••.•.••..•.•.••.•..•••••
2-7 coding ..•....••••••.•.••..•••••••••••••••.••••.....
Write operation block diagram •.•••••••••••.••••••..••••
Coding, AM write and compensation block diagram .••..••.
AGe squelch function ••••••...•.••.••..••.••••..••..••••
AM enable on read signal .•..••.•..•..•...•••••••..••.•.
Read operation block diagram ••••••••.••.•••.••••...•.•.
VFO block diagram .....••.•..•.•••••...••••••.•.•..•.•••
2-7 decoder block diagram •....•••.••...••••.•..•.•••.••
Blower assembly replacement ••••••••••••••••••••••••••••
Card-cage PCB allocation •••••••••••••••••.•••••••.•••••
PCB removal .••.•••••••••••••••.••••••••••••••••••.••••.
Logic symbol s .•...•....••••.•••••••••••••.•••.•••....••
IC location ••••.•.•••..•••.•....•.•.•••..••••••.....•••
Sync gate timing adjustment ...•..•••.••.••••.•.•••.•...
~
...•••....••.
B03P-4825-0002A ••. 02
4 - 78
4 - 79
4 - 80
4 - 82
4 - 83
4 - 84
4 - 87
4 - 88
4 - 89
4 - 89
4 - 91
4 - 93
4 - 94
4 - 95
4 - 96
4 - 96
4 - 97
4 - 98
4 - 101
4 - 102
4 - 104
5 - 5
5 - 10
5 - 14
5 - 16
5 - 23
6 - 4
6 - 5
6
- 6
6 - 8
6 - 10
6 - 11
6 - 13
6 - 14
6 - 16
6 - 18
6 - 19
6 - 21
6 - 21
6 - 22
6 - 23
6 - 23
6 - 24
6 - 26
6 - 27
6 - 27
6 - 28
6 - 28
6 - 28
6 - 29
6 - 30
6 - 30
6 - 31
6 - 31