Ddr3 Chb So-Dimm_1 - Clevo P770ZM Service Manual

Table of Contents

Advertisement

DDR3 CHB SO-DIMM_1

5
Channel B SO-DIMM 1[RAM4]
STANDARD
D
JDIMM4A
JDIMM4A
4,9
M_B_B[15:0]
98
M_B_B0
A0
M_B_B1
97
A1
96
M_B_B2
A2
M_B_B3
95
A3
92
M_B_B4
A4
M_B_B5
91
A5
90
M_B_B6
A6
M_B_B7
86
A7
89
M_B_B8
A8
M_B_B9
85
A9
M_B_B10
107
A10/AP
DQ10
M_B_B11
84
A11
DQ11
83
M_B_B12
A12/BC#
DQ12
M_B_B13
119
A13
DQ13
M_B_B14
80
A14
DQ14
M_B_B15
78
A15
DQ15
DQ16
109
4,9
M_B_BS0
BA0
DQ17
108
4,9
M_B_BS1
BA1
DQ18
79
4,9
M_B_BS2
BA2
DQ19
114
4
M_B_CS#2
S0#
DQ20
121
4
M_B_CS#3
S1#
DQ21
101
4
M_B_CLK_DDR2
CK0
DQ22
103
4
M_B_CLK_DDR#2
CK0#
DQ23
102
4
M_B_CLK_DDR3
CK1
DQ24
104
4
M_B_CLK_DDR#3
CK1#
DQ25
73
4
M_B_CKE2
CKE0
DQ26
74
C
4
M_B_CKE3
CKE1
DQ27
115
4,9
M_B_CAS#
CAS#
DQ28
110
4,9
M_B_RAS#
RAS#
DQ29
113
4,9
M_B_WE#
WE#
DQ30
197
CHB_SA0_DIM1
9
CHB_SA0_DIM1
SA0
DQ31
CHB_SA1_DIM1
201
9
CHB_SA1_DIM1
SA1
DQ32
202
17,27,28,36,7,8,9
SMB_CLK
SCL
DQ33
200
17,27,28,36,7,8,9
SMB_DATA
SDA
DQ34
DQ35
116
4
M_B_ODT2
ODT0
DQ36
120
4
M_B_ODT3
ODT1
DQ37
DQ38
11
DM0
DQ39
28
46
DM1
DQ40
DM2
DQ41
63
DM3
DQ42
136
DM4
DQ43
153
DM5
DQ44
170
DM6
DQ45
187
DM7
DQ46
4,9
M_B_DQS[7:0]
DQ47
M_B_DQS0
12
DQS0
DQ48
M_B_DQS1
29
DQS1
DQ49
47
M_B_DQS2
DQS2
DQ50
M_B_DQS3
64
DQS3
DQ51
137
M_B_DQS4
DQS4
DQ52
M_B_DQS5
154
DQS5
DQ53
171
M_B_DQS6
DQS6
DQ54
M_B_DQS7
188
DQS7
DQ55
B
4,9
M_B_DQS#[7:0]
DQ56
M_B_DQS#0
10
DQS0#
DQ57
27
M_B_DQS#1
DQS1#
DQ58
M_B_DQS#2
45
DQS2#
DQ59
62
M_B_DQS#3
DQS3#
DQ60
M_B_DQS#4
135
DQS4#
DQ61
152
M_B_DQS#5
DQS5#
DQ62
M_B_DQS#6
169
DQS6#
DQ63
M_B_DQS#7
186
DQS7#
DSISK-20401 -TR5B
DSISK-20401 -TR5B
6-86-24204-041
VTT_MEM
C679
C679
C686
C686
C688
C688
10u_6.3V_X5R_06
10u_6.3V_X5R_06
1u_6.3V_X5R_04
1u_6.3V_X5R_04
1u_6.3V_X5R_04
1u_6.3V_X5R_04
A
5
4
3
M_B_DQ[63:0]
4,9
5
M_B_DQ0
DQ0
7
M_B_DQ1
DQ1
15
M_B_DQ2
DQ2
17
M_B_DQ3
DQ3
4
M_B_DQ4
DQ4
6
M_B_DQ5
DQ5
16
M_B_DQ6
DQ6
18
M_B_DQ7
DQ7
21
M_B_DQ8
DQ8
23
M_B_DQ9
DQ9
33
M_B_DQ10
35
M_B_DQ11
22
M_B_DQ12
24
M_B_DQ13
34
M_B_DQ14
36
M_B_DQ15
39
M_B_DQ16
41
M_B_DQ17
51
M_B_DQ18
53
M_B_DQ19
40
M_B_DQ20
42
M_B_DQ21
50
M_B_DQ22
3.3VS
52
M_B_DQ23
57
M_B_DQ24
59
M_B_DQ25
67
M_B_DQ26
C693
C693
69
M_B_DQ27
56
M_B_DQ28
1u_6.3V_X5R_04
1u_6.3V_X5R_04
58
M_B_DQ29
68
M_B_DQ30
70
M_B_DQ31
129
M_B_DQ32
131
M_B_DQ33
141
M_B_DQ34
143
M_B_DQ35
130
M_B_DQ36
132
M_B_DQ37
140
M_B_DQ38
142
M_B_DQ39
147
M_B_DQ40
149
M_B_DQ41
157
M_B_DQ42
159
M_B_DQ43
146
M_B_DQ44
148
M_B_DQ45
158
M_B_DQ46
160
M_B_DQ47
163
M_B_DQ48
165
M_B_DQ49
175
M_B_DQ50
177
M_B_DQ51
164
M_B_DQ52
166
M_B_DQ53
174
M_B_DQ54
176
M_B_DQ55
181
M_B_DQ56
183
M_B_DQ57
191
M_B_DQ58
193
M_B_DQ59
180
M_B_DQ60
182
M_B_DQ61
192
M_B_DQ62
194
M_B_DQ63
C747
C747
C750
C750
1u_6.3V_X5R_04
1u_6.3V_X5R_04
1u_6.3V_X5R_04
1u_6.3V_X5R_04
11,12,13,14,15,16,17,18,19,2,20,21,22,23,24,25,26,27,28,3,31,32,33,34,35,36,37,38,39,43,46,7,8,9
4
3
2
JDIMM4B
JDIMM4B
VDDQ
75
44
VDD1
VSS16
76
48
VDD2
VSS17
81
49
VDD3
VSS18
82
54
VDD4
VSS19
87
55
VDD5
VSS20
88
60
VDD6
VSS21
93
61
VDD7
VSS22
94
65
VDD8
VSS23
99
66
VDD9
VSS24
100
71
VDD10
VSS25
105
72
VDD11
VSS26
106
127
VDD12
VSS27
111
128
VDD13
VSS28
112
133
VDD14
VSS29
117
134
VDD15
VSS30
118
138
VDD16
VSS31
123
139
VDD17
VSS32
124
144
VDD18
VSS33
145
20mils
VSS34
199
150
VDDSPD
VSS35
151
VSS36
C697
C697
77
155
NC1
VSS37
122
156
NC2
VSS38
0.1u_16V_Y5V_04
0.1u_16V_Y5V_04
125
161
NCTEST
VSS39
162
VSS40
198
167
7,8,9
TS#_DIMM0_1
EVENT#
VSS41
30
168
4,7,8,9
DDR3_DRAMRST#
RESET#
VSS42
172
VSS43
173
VSS44
1
178
9
MVREF_DQ_DIMMB
VREF_DQ
VSS45
126
179
8,9
SM_VREF_B
VREF_CA
VSS46
184
VSS47
185
VSS48
2
189
VSS1
VSS49
3
190
VSS2
VSS50
8
195
9
VSS3
VSS51
196
VSS4
VSS52
13
VSS5
14
VSS6
19
VSS7
VTT_MEM
20
VSS8
25
VSS9
26
203
VSS10
VTT1
31
204
VSS11
VTT2
32
VSS12
37
GND1
VSS13
G1
38
GND2
VSS14
G2
43
VSS15
DSISK-20401 -TR5B
DSISK-20401 -TR5B
Title
Title
Title
[10] DDR3 SO-DIMM_0
[10] DDR3 SO-DIMM_0
[10] DDR3 SO-DIMM_0
3.3VS
Size
Size
Size
Document Number
Document Number
Document Number
6-71-P7500-D03A
6-71-P7500-D03A
6-71-P7500-D03A
3,41,5,7,8,9
VDDQ
A3
A3
A3
SCHEMATIC1
SCHEMATIC1
SCHEMATIC1
41,7,8,9
VTT_MEM
Date:
Date:
Date:
Wednesday, October 29, 2014
Wednesday, October 29, 2014
Wednesday, October 29, 2014
2
Schematic Diagrams
1
D
Sheet 10 of 57
DDR3 CHB SO-
C
DIMM _1
B
A
Rev
Rev
Rev
3.0
3.0
3.0
Sheet
Sheet
Sheet
10
10
10
of
of
of
58
58
58
1
DDR3 CHB SO-DIMM_1 B - 11

Advertisement

Table of Contents
loading

Table of Contents