Siemens 7XV5662-0AD00/DD Directions For Use Manual page 19

Communication converter 2m
Table of Contents

Advertisement

Available languages

Available languages

7XV5662-0AD00/DD, 7XV5662-0AD01/DD
Der Timeslot 16 ist für die Signalisierung vorgesehen. Frame 0 (Multiframe Alignment
Signal) eines Multiframe beinhaltet das Y-Bit, welches im Falle eines Loss of MFAS (Loss of
Multiframe Alignment Signal) auf „1" gesetzt wird.
Bit Nr.
1
0
In den folgenden 15 Frames (1 bis 15) des Multiframes werden die Bits 1 bis 8 definiert auf
„1" gesetzt.
Im T1 Mode wird die D4 und ESF Rahmenstruktur unterstützt.
Die ESF Rahmenstruktur besteht aus 24 Rahmen zu jeweils 193 Bits. Das erste Bit eines
jeden Rahmens ist für die Synchronisierung und die Fehlermeldung reserviert. Die Vertei-
lung ist in der folgenden Tabelle dargestellt. Die FAS Bits sind für die Synchronisation
reserviert, und die DL Bits bilden einen Daten Link über den Alarmmeldungen übertragen
werden. Geht die Synchronisation verloren wird über die DL Bits das Bitmuster
„1111111100000000" übertragen. Über die Benutzerdaten wird eine CRC-6 gebildet und
entsprechend übertragen. Es erfolgt keine Auswertung oder Signalisierung der CRC seitens
des KU-2M nach außen hin.
Multi-frame Nr.
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
C53000-B1174-C205-2
2
3
0
0
Multi-frame Bit Nr.
0
193
386
579
772
965
1158
1351
1544
1737
1930
2123
2316
2509
2702
2895
3088
3281
3474
4
5
0
1
FAS
DL
-
M
-
-
M
0
-
M
-
-
M
0
-
M
-
-
M
1
-
M
-
-
M
0
-
M
-
-
M
Deutsch
6
7
Y
1
CRC
-
-
C1
-
-
-
-
-
C2
-
-
-
-
-
C3
-
-
-
-
-
C4
-
-
-
-
-
C5
-
8
1
19

Hide quick links:

Advertisement

Chapters

Table of Contents
loading

This manual is also suitable for:

7xv5662-0ad01/dd

Table of Contents