DDR3 SO-DIMM_1
5
SO-DIMM B_0
C281 *10p_50V_NPO_04
M_B_CLK_DDR0
M_B_CLK_DDR#0
D
3
M_B_A[15:0]
M_B_A0
C287 *10p_50V_NPO_04
M_B_CLK_DDR1
M_B_CLK_DDR#1
M_B_A1
M_B_A2
M_B_A3
M_B_A4
M_B_A5
M_B_A6
M_B_A7
Layout Note:
M_B_A8
M_B_A9
M_B_A10
signal/space/signal:
M_B_A11
M_B_A12
8 / 4 / 8
M_B_A13
M_B_A14
M_B_A15
3
M_B_BS0
3
M_B_BS1
3
M_B_BS2
3
M_B_CS#0
3
M_B_CS#1
3
M_B_CLK_DDR0
3
M_B_CLK_DDR#0
3
M_B_CLK_DDR1
3
M_B_CLK_DDR#1
3
M_B_CKE0
3
M_B_CKE1
C
3
M_B_CAS#
3
M_B_RAS#
3
M_B_W E#
13
SA0_A_DIM1
13
SA1_A_DIM1
5,13,27
SMB_CLK_DDR
5,13,27
SMB_DAT_DDR
2
M_B_DIM0_ODT0
2
M_B_DIM0_ODT1
3
M_B_DQS[7:0]
M_B_DQS1
M_B_DQS3
M_B_DQS5
M_B_DQS7
M_B_DQS0
M_B_DQS2
M_B_DQS4
M_B_DQS6
3
M_B_DQS#[7:0]
B
M_B_DQS#1
M_B_DQS#3
M_B_DQS#5
M_B_DQS#7
M_B_DQS#0
M_B_DQS#2
M_B_DQS#4
M_B_DQS#6
VDDQ_VTT
C280
C278
C269
C286
C291
*10u_6.3V_X5R_06
1u_6.3V_X5R_04
1u_6.3V_X5R_04
1u_6.3V_X5R_04
1u_6.3V_X5R_04
V_VCCDDQ
C581
C296
C272
C294
C271
A
+
10u_6.3V_X5R_06
10u_6.3V_X5R_06
10u_6.3V_X5R_06
10u_6.3V_X5R_06
V_VCCDDQ
C270
C293
C297
C274
C273
1u_6.3V_X5R_04
1u_6.3V_X5R_04
1u_6.3V_X5R_04
1u_6.3V_X5R_04
0.01u_50V_X7R_04
5
4
3
CHANGE TO STANDARD
JDIMM1A
M_B_DQ[63:0] 3
98
5
M_B_DQ8
A0
DQ0
97
7
M_B_DQ14
A1
DQ1
96
15
M_B_DQ10
A2
DQ2
M_B_DQ11
95
17
A3
DQ3
M_B_DQ12
92
4
A4
DQ4
91
6
M_B_DQ9
A5
DQ5
90
16
M_B_DQ13
A6
DQ6
86
18
M_B_DQ15
A7
DQ7
89
21
M_B_DQ28
A8
DQ8
M_B_DQ29
85
23
A9
DQ9
107
33
M_B_DQ26
A10/AP
DQ10
84
35
M_B_DQ27
A11
DQ11
83
22
M_B_DQ25
A12/BC#
DQ12
119
24
M_B_DQ24
A13
DQ13
M_B_DQ30
80
34
A14
DQ14
M_B_DQ31
78
36
A15
DQ15
39
M_B_DQ40
DQ16
109
41
M_B_DQ41
BA0
DQ17
108
51
M_B_DQ46
BA1
DQ18
M_B_DQ42
79
53
BA2
DQ19
M_B_DQ45
114
40
S0#
DQ20
121
42
M_B_DQ44
S1#
DQ21
101
50
M_B_DQ47
CK0
DQ22
103
52
M_B_DQ43
CK0#
DQ23
102
57
M_B_DQ56
CK1
DQ24
M_B_DQ57
104
59
CK1#
DQ25
73
67
M_B_DQ59
CKE0
DQ26
74
69
M_B_DQ58
13
DDR3_DRAMRST#
CKE1
DQ27
115
56
M_B_DQ61
CAS#
DQ28
110
58
M_B_DQ60
RAS#
DQ29
M_B_DQ63
113
68
WE#
DQ30
M_B_DQ62
197
70
SA0
DQ31
201
129
M_B_DQ4
SA1
DQ32
202
131
M_B_DQ1
SCL
DQ33
200
141
M_B_DQ3
SDA
DQ34
M_B_DQ7
143
DQ35
M_B_DQ5
116
130
ODT0
DQ36
120
132
M_B_DQ0
ODT1
DQ37
140
M_B_DQ2
DQ38
11
142
M_B_DQ6
DM0
DQ39
28
147
M_B_DQ21
DM1
DQ40
M_B_DQ20
46
149
DM2
DQ41
63
157
M_B_DQ22
DM3
DQ42
136
159
M_B_DQ23
DM4
DQ43
153
146
M_B_DQ16
DM5
DQ44
170
148
M_B_DQ17
DM6
DQ45
M_B_DQ19
187
158
DM7
DQ46
M_B_DQ18
160
DQ47
12
163
M_B_DQ36
DQS0
DQ48
29
165
M_B_DQ33
DQS1
DQ49
47
175
M_B_DQ35
DQS2
DQ50
M_B_DQ39
64
177
DQS3
DQ51
M_B_DQ37
137
164
DQS4
DQ52
154
166
M_B_DQ32
DQS5
DQ53
171
174
M_B_DQ34
DQS6
DQ54
188
176
M_B_DQ38
DQS7
DQ55
181
M_B_DQ52
DQ56
M_B_DQ49
10
183
DQS0#
DQ57
27
191
M_B_DQ48
DQS1#
DQ58
45
193
M_B_DQ53
DQS2#
DQ59
62
180
M_B_DQ51
DQS3#
DQ60
135
182
M_B_DQ55
DQS4#
DQ61
M_B_DQ54
152
192
DQS5#
DQ62
M_B_DQ50
169
194
DQS6#
DQ63
186
DQS7#
DDRRK-20401-TR4B
3,13
V_VREF_CA_DIMM
Layout Note:
JDIMM2 is placed farther from the GMCH than JDIMM1
C276
C275
C298
10u_6.3V_X5R_06
10u_6.3V_X5R_06
*10u_6.3V_X5R_06
C295
*1u_6.3V_X5R_04
2,4,5,6,7,8,10,13,15,16,22,23,24,25,26,28,29,30,32,34,36
4
3
2
9.2mm
6-86-24204-001
6-86-24204-006
JDIMM1B
V_VCCDDQ
75
VDD1
VSS16
76
VDD2
VSS17
81
VDD3
VSS18
82
VDD4
VSS19
87
VDD5
VSS20
88
VDD6
VSS21
93
VDD7
VSS22
94
VDD8
VSS23
99
VDD9
VSS24
100
VDD10
VSS25
105
VDD11
VSS26
106
VDD12
VSS27
111
VDD13
VSS28
112
VDD14
VSS29
117
VDD15
VSS30
118
VDD16
VSS31
123
VDD17
VSS32
3.3VS
124
VDD18
VSS33
20mils
VSS34
199
VDDSPD
VSS35
VSS36
C277
77
NC1
VSS37
C268
122
NC2
VSS38
2.2u_6.3V_X5R_04
0.1u_10V_X5R_04
125
NCTEST
VSS39
VSS40
198
13
TS#_DIMM0_1
EVENT#
VSS41
30
RESET#
VSS42
C576
*0.1u_10V_X5R_04
VSS43
C279
1u_6.3V_X5R_04
VSS44
MVREF_DQ_DIMMB
C283
0.1u_10V_X5R_04
1
VREF_DQ
VSS45
126
VREF_CA
VSS46
3
MVREF_DQ_DIMMB
VSS47
VSS48
2
VSS1
VSS49
MVREF_DIMB_0
3
VSS2
VSS50
C299
1u_6.3V_X5R_04
8
VSS3
VSS51
9
C300
0.1u_10V_X5R_04
VSS4
VSS52
13
VSS5
14
VSS6
19
VSS7
20
VSS8
25
VSS9
26
VSS10
VTT1
31
VSS11
VTT2
32
VSS12
37
VSS13
G1
38
VSS14
G2
43
VSS15
CLOSE TO JDIMM1
DDRRK-20401-TR4B
V_VCCDDQ
R3122.2_1%_06
R302
MVREF_DIMB_0
*1.82K_1%_04
V_VREF_CA_DIMM
R308
*0_04
C288
R303
*1.82K_1%_04
*0.022u_16V_X7R_04
R304
*24.9_1%_04
! ! ! !!DMFWP!DP/
! ! ! !!DMFWP!DP/
! ! ! !!DMFWP!DP/
Title
Title
Title
[14]DDR3 SO-DIMM_B_0
[14]DDR3 SO-DIMM_B_0
[14]DDR3 SO-DIMM_B_0
Size
Size
Size
Document Number
Document Number
Document Number
6-71-W8400-D04A
2,3,9,13,35,37
V_VCCDDQ
A3
A3
A3
SCHEMATIC1
SCHEMATIC1
SCHEMATIC1
13,35
VDDQ_VTT
3.3VS
Date:
Date:
Date:
Thursday, December 18, 2014
Thursday, December 18, 2014
Thursday, December 18, 2014
2
Schematic Diagrams
1
D
44
48
49
54
55
60
61
65
66
71
72
127
128
133
134
138
139
144
145
150
151
155
156
161
Sheet 14 of 42
162
167
168
172
C
DDR3 SO-DIMM_1
173
178
179
184
185
189
190
195
196
VDDQ_VTT
203
204
GND1
GND2
B
A
Rev
Rev
Rev
1.0
1.0
1.0
Sheet
Sheet
Sheet
14
14
14
of
of
of
42
42
42
1
DDR3 SO-DIMM_1 B - 15
Need help?
Do you have a question about the ARMADILLO 2 W840AU and is the answer not in the manual?