Denon S-5BD Service Manual page 128

Blu-ray disc/dvd surround receiver
Hide thumbs Also See for S-5BD:
Table of Contents

Advertisement

32-bit RISC Microprocessor for Host Player
Pin# Signal Name
94
GPIO_D[17]
95
GPIO_D[18] / UART1TXD
96
GPIO_D[19] / UART1RXD
VSS
97
98
GPIO_D[20] / UART1RTSn
マルチメディア
IC
GPIO_D[21]
99
100
TDI / GPIO_J[1]
Y / C MIX
101
TMS / GPIO_J[2]
TCK / GPIO_J[3]
102
103
TDO / GPIO_J[0]
BA7664FV
104
nTRST / GPIO_J[4]
105
GPIO_A[0] / SPDIFTX
106
GPIO_A[1] / CBCLK
GPIO_A[2] / CLRCK
107
108
GPIO_A[3] / CDAI
BA7664FVは6dBアンプ及びY / C MIX回路付きの75Ωドライバです。75Ωドライバは負荷を2回路駆動する能力があ
り、更にサグ補正機能がありますので出力のカップリングコンデンサの容量を小さくできます。
109
GPIO_A[4]
VDDI
110
パッケージはSSOP–B 8pinと小型です。
111
GPIO_A[5]
コンポジットY信号入力端子はシンクチップクランプ入力になっています。クロマ入力端子はバイアス入力になって
112
GPIO_A[6]
います。
113
GPIO_A[7]
また、出力ミュート機能及び出力端子のショート保護を兼ねたパワーセーブ回路も内蔵しています。
114
GPIO_A[8]
GPIO_A[9]
115
116
GPIO_A[10]
117
GPIO_A[11]
●用途
118
VSS
ビデオカメラ、電子スチルカメラ等
119
VDDIO
GPIO_A[12] / EXINT[0]
120
121
GPIO_A[13] / EXINT[1]
122
GPIO_A[14] / EXINT[2]
●特長
GPIO_A[15] / EXINT[3]
123
1)SSOP–B 8pinの小型パッケージ採用。
124
VDDI
2)低消費電力で動作する。 (Typ.60mW)
125
XD[0]
3)Y/C MIX 回路内蔵。
126
XD[1]
127
XD[2]
4)出力ミュート回路内蔵。
XD[3]
128
5)パワーセーブ回路内蔵。
●ブロックダイアグラム
BA7664AFV (8U-210079 : IC802)
TELECHIPS Inc.
TCC8600-00X-EAR
Type Description – TCC8600
I/O
GPIO_D[17] / I2C SCL
I/O
GPIO_D[18] / UART1 TX Data. Internal pull-up resistor enabled at reset.
I/O
GPIO_D[19] / UART1 RX Data. Internal pull-up resistor enabled at reset.
GND Digital Ground
GPIO_D[20] / UART1 RTS Output (active low). Internal pull-up resistor enabled at
I/O
reset.
I/O
GPIO_D[21]. Internal pull-up resistor enabled at reset.
回路付き
I/O
JTAG serial data input. Internal pull-up resistor is enabled at reset
75
I/O
JTAG test mode select. Internal pull-up resistor is enabled at reset
I/O
JTAG test clock. Internal pull-up resistor is enabled at reset
I/O
JTAG serial data output. Internal pull-up resistor is enabled at reset
I/O
JTAG reset signal. Active low.. Internal pull-up resistor is enabled at reset
I/O
GPIO_A[0] / SPDIF TX Output / GPSB/GSIO1 Data Output
I/O
CD Data Bit Clock Input / GPIO_A[1] / GPSB/GSIO1 Clock
I/O
CD Data Word Clock Input / GPIO_A[2] / GPSB/GSIO1 FRM
I/O
CD Data Input / GPIO_A[3] / GPSB/GSIO1 Data In
I/O
GPIO_A[4] / GPSB/GSIO1 Data Output
PWR Digital Power for Internal Core (1.8V)
I/O
GPIO_A[5] / GPSB/GSIO1 Clock
I/O
GPIO_A[6] / GPSB/GSIO1 FRM
I/O
GPIO_A[7] / GPSB/GSIO1 Data In
I/O
GPIO_A[8] / I2C Data Line / GPSB/GSIO3 Data Output
I/O
GPIO_A[9] / I2C Clock./ Bus Width (BW) / GPSB/GSIO3 Clock
I/O
GPIO_A[10] / I2C Data Line / GPSB/GSIO3 FRM
I/O
GPIO_A[11] / I2C Clock / GPSB/GSIO3 Data In
GND Digital Ground
PWR Digital Power for I/O (3.3V)
I/O
GPIO_A[12] / External Interrupt Request [0]
I/O
GPIO_A[13] / External Interrupt Request [1]
I/O
GPIO_A[14] / External Interrupt Request [2]
I/O
GPIO_A[15] / External Interrupt Request [3]
PWR Digital Power for Internal Core (1.8V)
I/O
External Bus Data Bit [0]. Internal pull-up resistor enabled at reset.
I/O
External Bus Data Bit [1]. Internal pull-up resistor enabled at reset.
I/O
External Bus Data Bit [2]. Internal pull-up resistor enabled at reset.
I/O
External Bus Data Bit [3]. Internal pull-up resistor enabled at reset.
Ωドライバ
6)出力保護回路内蔵。
7)サグ補正回路内蔵で、出力カップリングコンデンサ
を小容量にできる。
8)負荷を2回路駆動可能。
128
Doc. No
AS-C-8600X-EA
Rev. No
2.0
Page
12 of 30
www.telechips.com

Hide quick links:

Advertisement

Table of Contents
loading

Table of Contents