Aaeon EPIC-QM77 Manual page 133

Epic board. intel core i7/i5/i3/celeron processor supports ddr3/l 1333/1600 memory 18/24-bit single/dual channel lvds crt, dvi-i, hdmi 2 usb 3.0, 4 usb2.0, 6 coms, 2 sata 16-bit digital i/o co-lay with lpt
Table of Contents

Advertisement

E P I C B o a r d
E P I C - Q M 7 7
************************************************************************************
// Digital Output control relative definition (Please reference to Table 3) 
#define byte    DOutput1LDN    // This parameter is represented from Note27 
#define byte    DOutput1Reg    // This parameter is represented from Note28 
#define byte    DOutput1Bit    // This parameter is represented from Note29 
#define byte    DOutput1Val    // This parameter is represented from Note30 
#define byte    DOutput2LDN    // This parameter is represented from Note31 
#define byte    DOutput2Reg    // This parameter is represented from Note32 
#define byte    DOutput2Bit    // This parameter is represented from Note33 
#define byte    DOutput2Val    // This parameter is represented from Note34 
#define byte    DOutput3LDN    // This parameter is represented from Note35 
#define byte    DOutput3Reg    // This parameter is represented from Note36 
#define byte    DOutput3Bit    // This parameter is represented from Note37 
#define byte    DOutput3Val    // This parameter is represented from Note38 
#define byte    DOutput4LDN    // This parameter is represented from Note39 
#define byte    DOutput4Reg    // This parameter is represented from Note40 
#define byte    DOutput4Bit    // This parameter is represented from Note41 
#define byte    DOutput4Val    // This parameter is represented from Note42 
#define byte    DOutput5LDN    // This parameter is represented from Note43 
#define byte    DOutput5Reg    // This parameter is represented from Note44 
#define byte    DOutput5Bit    // This parameter is represented from Note45 
#define byte    DOutput5Val    // This parameter is represented from Note46 
#define byte    DOutput6LDN    // This parameter is represented from Note47 
#define byte    DOutput6Reg    // This parameter is represented from Note48 
#define byte    DOutput6Bit    // This parameter is represented from Note49 
#define byte    DOutput6Val    // This parameter is represented from Note50 
#define byte    DOutput7LDN    // This parameter is represented from Note51 
#define byte    DOutput7Reg    // This parameter is represented from Note52 
#define byte    DOutput7Bit    // This parameter is represented from Note53 
#define byte    DOutput7Val    // This parameter is represented from Note54 
#define byte    DOutput8LDN    // This parameter is represented from Note55 
#define byte    DOutput8Reg    // This parameter is represented from Note56 
#define byte    DOutput8Bit    // This parameter is represented from Note57 
#define byte    DOutput8Val    // This parameter is represented from Note58
************************************************************************************
D-7
Appendix D Electrical Specifications for I/O Ports

Advertisement

Table of Contents
loading

Table of Contents