Aaeon EPIC-QM77 Manual page 109

Epic board. intel core i7/i5/i3/celeron processor supports ddr3/l 1333/1600 memory 18/24-bit single/dual channel lvds crt, dvi-i, hdmi 2 usb 3.0, 4 usb2.0, 6 coms, 2 sata 16-bit digital i/o co-lay with lpt
Table of Contents

Advertisement

E P I C B o a r d
E P I C - Q M 7 7
************************************************************************************
// SuperIO relative definition (Please reference to Table 1) 
#define byte    SIOIndex    //This parameter is represented from Note1 
#define byte    SIOData    //This parameter is represented from Note2 
#define    void    IOWriteByte(byte IOPort, byte Value); 
#define    byte    IOReadByte(byte IOPort); 
// Watch Dog relative definition (Please reference to Table 2) 
#define byte    TimerLDN    //This parameter is represented from Note3 
#define byte    TimerReg    //This parameter is represented from Note4 
#define byte    TimerVal    // This parameter is represented from Note24 
#define byte    UnitLDN    //This parameter is represented from Note5 
#define byte    UnitReg    //This parameter is represented from Note6 
#define byte    UnitBit    //This parameter is represented from Note7 
#define byte    UnitVal    //This parameter is represented from Note8 
#define byte    EnableLDN    //This parameter is represented from Note9 
#define byte    EnableReg    //This parameter is represented from Note10 
#define byte    EnableBit    //This parameter is represented from Note11 
#define byte    EnableVal    //This parameter is represented from Note12 
#define byte    StatusLDN    // This parameter is represented from Note13 
#define byte    StatusReg    // This parameter is represented from Note14 
#define byte    StatusBit    // This parameter is represented from Note15 
#define byte    ModeLDN    // This parameter is represented from Note16 
#define byte    ModeReg    // This parameter is represented from Note17 
#define byte    ModeBit    // This parameter is represented from Note18 
#define byte    ModeVal    // This parameter is represented from Note19 
#define byte    WDTRstLDN    // This parameter is represented from Note20 
#define byte    WDTRstReg    // This parameter is represented from Note21 
#define byte    WDTRstBit    // This parameter is represented from Note22 
#define byte    WDTRstVal    // This parameter is represented from Note23 
************************************************************************************
Appendix A Programming the Watchdog Timer A-3

Advertisement

Table of Contents
loading

Table of Contents