Ddr3 Cha So-Dimm_1 - Clevo P170SM-A Service Manual

Table of Contents

Advertisement

DDR3 CHA SO-DIMM_1

5
Channel A SO-DIMM 1[RAM3]
D
CHANGE TO STANDARD
JDIMM1A
JDIMM1A
4,9
M_A_A[15:0]
M_A_A0
98
A0
97
M_A_A1
A1
M_A_A2
96
A2
M_A_A3
95
A3
M_A_A4
92
A4
91
M_A_A5
A5
M_A_A6
90
A6
M_A_A7
86
A7
M_A_A8
89
A8
M_A_A9
85
A9
M_A_A10
107
A10/AP
M_A_A11
84
A11
M_A_A12
83
A12/BC#
M_A_A13
119
A13
M_A_A14
80
A14
M_A_A15
78
A15
109
4,9
M_A_BS0
BA0
108
4,9
M_A_BS1
BA1
79
4,9
M_A_BS2
BA2
114
4
M_A_CS#2
S0#
121
4
M_A_CS#3
S1#
101
4
M_A_CLK_DDR2
CK0
C
103
4
M_A_CLK_DDR#2
CK0#
102
4
M_A_CLK_DDR3
CK1
104
4
M_A_CLK_DDR#3
CK1#
73
4
M_A_CKE2
CKE0
74
4
M_A_CKE3
CKE1
115
4,9
M_A_CAS#
CAS#
110
4,9
M_A_RAS#
RAS#
113
4,9
M_A_W E#
WE#
197
CHA_SA0_DIM1
9
CHA_SA0_DIM1
SA0
CHA_SA1_DIM1
201
9
CHA_SA1_DIM1
SA1
202
9,11,12,20,32
SMB_CLK
SCL
200
9,11,12,20,32
SMB_DATA
SDA
116
4
M_A_ODT2
ODT0
120
4
M_A_ODT3
ODT1
11
DM0
28
DM1
46
DM2
63
DM3
136
DM4
153
DM5
170
DM6
187
DM7
4,9
M_A_DQS[7:0]
M_A_DQS0
12
DQS0
M_A_DQS1
29
DQS1
M_A_DQS2
47
DQS2
M_A_DQS3
64
DQS3
B
M_A_DQS4
137
DQS4
154
M_A_DQS5
DQS5
M_A_DQS6
171
DQS6
M_A_DQS7
188
DQS7
4,9
M_A_DQS#[7:0]
10
M_A_DQS#0
DQS0#
M_A_DQS#1
27
DQS1#
M_A_DQS#2
45
DQS2#
M_A_DQS#3
62
DQS3#
M_A_DQS#4
135
DQS4#
M_A_DQS#5
152
DQS5#
M_A_DQS#6
169
DQS6#
M_A_DQS#7
186
DQS7#
DDRSK-20401-TR4B
DDRSK-20401-TR4B
VDDQ
A
C573
C573
C575
C575
C579
C579
C577
C577
C581
C581
0.1u_10V_X5R_04
0.1u_10V_X5R_04
0.1u_10V_X5R_04
0.1u_10V_X5R_04
0.1u_10V_X5R_04
0.1u_10V_X5R_04
0.1u_10V_X5R_04
0.1u_10V_X5R_04
0.1u_10V_X5R_04
0.1u_10V_X5R_04
5
4
3
M_A_DQ[63:0] 4,9
5
M_A_DQ0
DQ0
7
M_A_DQ1
DQ1
15
M_A_DQ2
DQ2
17
M_A_DQ3
DQ3
4
M_A_DQ4
DQ4
6
M_A_DQ5
DQ5
16
M_A_DQ6
DQ6
18
M_A_DQ7
DQ7
21
M_A_DQ8
DQ8
23
M_A_DQ9
DQ9
33
M_A_DQ10
DQ10
35
M_A_DQ11
DQ11
22
M_A_DQ12
DQ12
24
M_A_DQ13
3.3VS
DQ13
34
M_A_DQ14
DQ14
36
M_A_DQ15
DQ15
39
M_A_DQ16
DQ16
41
M_A_DQ17
C565
C565
DQ17
51
M_A_DQ18
DQ18
53
M_A_DQ19
1u_6.3V_X5R_04
1u_6.3V_X5R_04
DQ19
40
M_A_DQ20
DQ20
42
M_A_DQ21
DQ21
50
M_A_DQ22
DQ22
52
M_A_DQ23
DQ23
57
M_A_DQ24
DQ24
59
M_A_DQ25
DQ25
67
M_A_DQ26
DQ26
69
M_A_DQ27
DQ27
56
M_A_DQ28
DQ28
58
M_A_DQ29
DQ29
68
M_A_DQ30
DQ30
9,11,12
70
M_A_DQ31
3,9,11,12
DQ31
129
M_A_DQ32
20mils
DQ32
131
M_A_DQ33
DQ33
141
M_A_DQ34
R605
R605
DQ34
143
M_A_DQ35
4,9
MVREF_DQ_DIMMA
DQ35
130
M_A_DQ36
DQ36
132
M_A_DQ37
DQ37
9
MVREF_CA_DIMMA_R
140
M_A_DQ38
DQ38
142
M_A_DQ39
R603
R603
DQ39
147
M_A_DQ40
DQ40
149
M_A_DQ41
DQ41
157
M_A_DQ42
DQ42
159
M_A_DQ43
DQ43
146
M_A_DQ44
DQ44
148
M_A_DQ45
DQ45
158
M_A_DQ46
DQ46
160
M_A_DQ47
DQ47
163
M_A_DQ48
DQ48
165
M_A_DQ49
DQ49
175
M_A_DQ50
DQ50
177
M_A_DQ51
DQ51
164
M_A_DQ52
DQ52
166
M_A_DQ53
DQ53
174
M_A_DQ54
DQ54
176
M_A_DQ55
DQ55
181
M_A_DQ56
DQ56
183
M_A_DQ57
DQ57
191
M_A_DQ58
DQ58
193
M_A_DQ59
DQ59
180
M_A_DQ60
DQ60
182
M_A_DQ61
DQ61
192
M_A_DQ62
DQ62
194
M_A_DQ63
DQ63
VTT_MEM
C259
C259
C255
C255
C245
C245
10u_6.3V_X5R_06
10u_6.3V_X5R_06
1u_6.3V_X5R_04
1u_6.3V_X5R_04
1u_6.3V_X5R_04
1u_6.3V_X5R_04
3,5,9,11,12,13,14,15,16,17,18,19,20,21,22,24,25,26,27,28,29,30,32,33,34,35,36,37,41,44,46,61
C583
C583
C585
C585
C587
C587
C589
C589
C591
C591
0.1u_10V_X5R_04
0.1u_10V_X5R_04
0.1u_10V_X5R_04
0.1u_10V_X5R_04
0.1u_10V_X5R_04
0.1u_10V_X5R_04
0.1u_10V_X5R_04
0.1u_10V_X5R_04
0.1u_10V_X5R_04
0.1u_10V_X5R_04
4
3
2
JDIMM1B
JDIMM1B
VDDQ
75
44
VDD1
VSS16
76
48
VDD2
VSS17
81
49
VDD3
VSS18
82
54
VDD4
VSS19
87
55
VDD5
VSS20
88
60
VDD6
VSS21
93
61
VDD7
VSS22
94
65
VDD8
VSS23
99
66
VDD9
VSS24
100
71
20mils
VDD10
VSS25
105
72
VDD11
VSS26
106
127
VDD12
VSS27
C564
C564
111
128
VDD13
VSS28
112
133
VDD14
VSS29
0.1u_16V_Y5V_04
0.1u_16V_Y5V_04
117
134
VDD15
VSS30
118
138
VDD16
VSS31
123
139
VDD17
VSS32
124
144
VDD18
VSS33
145
VSS34
199
150
VDDSPD
VSS35
151
VSS36
77
155
NC1
VSS37
122
156
NC2
VSS38
125
161
NCTEST
VSS39
162
VSS40
198
167
TS#_DIMM0_1
EVENT#
VSS41
30
168
DDR3_DRAMRST#
RESET#
VSS42
172
VSS43
C239
C239
2.2u_6.3V_X5R_06
2.2u_6.3V_X5R_06
173
VSS44
24.9_1%_04
24.9_1%_04
C258
C258
0.1u_16V_Y5V_04
0.1u_16V_Y5V_04
1
178
VREF_DQ
VSS45
126
179
VREF_CA
VSS46
184
VSS47
185
VSS48
C649
C649
2.2u_6.3V_X5R_06
2.2u_6.3V_X5R_06
2
189
VSS1
VSS49
24.9_1%_04
24.9_1%_04
C599
C599
0.1u_16V_Y5V_04
0.1u_16V_Y5V_04
3
190
VSS2
VSS50
8
195
VSS3
VSS51
9
196
VSS4
VSS52
13
VSS5
14
VSS6
19
VSS7
VTT_MEM
20
VSS8
25
VSS9
26
203
VSS10
VTT1
31
204
VSS11
VTT2
32
VSS12
37
GND1
VSS13
G1
38
GND2
VSS14
G2
43
VSS15
DDRSK-20401-TR4B
DDRSK-20401-TR4B
C251
C251
C244
C244
1u_6.3V_X5R_04
1u_6.3V_X5R_04
1u_6.3V_X5R_04
1u_6.3V_X5R_04
3.3VS
3,4,6,9,11,12,30,39
VDDQ
9,11,12,39
VTT_MEM
! ! ! !!DMFWP!DP/
! ! ! !!DMFWP!DP/
! ! ! !!DMFWP!DP/
Title
Title
Title
[10] DDR3 SO-DIMM_0
[10] DDR3 SO-DIMM_0
[10] DDR3 SO-DIMM_0
Size
Size
Size
Document Number
Document Number
Document Number
6-71-P15S0-DA3A
6-71-P15S0-DA3A
6-71-P15S0-DA3A
A3
A3
A3
SCHEMATIC1
SCHEMATIC1
SCHEMATIC1
Date:
Date:
Date:
Thursday, March 06, 2014
Thursday, March 06, 2014
Thursday, March 06, 2014
2
Schematic Diagrams
1
D
Sheet 10 of 66
DDR3 CHA SO-
C
DIMM _1
B
A
Rev
Rev
Rev
1.0
1.0
1.0
Sheet
Sheet
Sheet
10
10
10
of
of
of
66
66
66
1
DDR3 CHA SO-DIMM_1 B - 11

Advertisement

Table of Contents
loading

Table of Contents