Ddr4 Chb So-Dimm - Clevo N870EJ1 Service Manual

Table of Contents

Advertisement

Schematic Diagrams

DDR4 CHB SO-DIMM

Channel B SO-DIMM 0[RAM2]
PLACE THE CAP WITHIN 200 MILS FROM THE SODIMM
D
Sheet 9 of 60
2.5V
DDR4 CHB SO-
DIMM
C
D02_12/04_H
VTT_MEM
B
25,27
PM_PCH_PWROK
VDDQ
C412
10u_6.3V_X5R_06
A
VDDQ
C380
1u_6.3V_X5R_04
B - 10 DDR4 CHB SO-DIMM
5
4
DDR4_DRAMRST#
3
M_B_CLK_DDR0
8,27
DDR4_DRAMRST#
3
M_B_CLK_DDR#0
3
M_B_CLK_DDR1
3
M_B_CLK_DDR#1
3
3
3
3
3
PLACE THE CAP CLOSE TO SODIMM
3
DDR_VREFCA_CHB_DIMM
C697
0.1u_10V_X7R_04
D02_12/04_H
C403
C404
VDDQ
10u_6.3V_X5R_06
1u_6.3V_X5R_04
3
3
R207
240_1%_04
3
VTT_MEM
3
DDR1_B_PARITY
3
DDR1_B_ALERT#
C428
C838
C429
10u_6.3V_X5R_06
1u_6.3V_X5R_04
1u_6.3V_X5R_04
8,9
SMB_DATA_MAIN_DDR4
8,9
SMB_CLK_MAIN_DDR4
D02_12/04_H
D02_12/04_H
SMB_DATA
27,37,45
DESIGN NOTE:
5VS
SM BUS
GND
VI A
2 0 mil
D
Q10A
3.3VA
2
R186
G
MTDK3S6R
1/10
S
1K_04
R185
R188
1K_04
3.3VS
1K_04
D
SMB_DATA_MAIN_DDR4
8,9
SMB_CLK
27,37,45
2
Q11B
G
MTDK3S6R
Q11A
S
D
MTDK3S6R
D
5
G
Q10B
5
MTDK3S6R
S
G
S
R189
1K_04
3.3VS
SMB_CLK_MAIN_DDR4
8,9
C399
C394
C384
C407
C423
10u_6.3V_X5R_06
10u_6.3V_X5R_06
10u_6.3V_X5R_06
10u_6.3V_X5R_06
10u_6.3V_X5R_06
11/28
C705
C703
C701
C704
C702
1u_6.3V_X5R_04
1u_6.3V_X5R_04
1u_6.3V_X5R_04
*0.1u_10V_X7R_04
0.1u_10V_X7R_04
5
4
3
STD TYPE
H=5.2mm
J_DIMMB_2A
M_B_DQ5
137
8
CK0_T
DQ0
M_B_DQ1
139
7
M_B_DQ7
CK0_C
DQ1
138
20
CK1_T
DQ2
M_B_DQ2
140
21
CK1_C
DQ3
M_B_DQ4
4
DQ4
M_B_DQ0
109
3
M_B_CKE0
M_B_DQ6
CKE0
DQ5
110
16
M_B_CKE1
CKE1
DQ6
M_B_DQ3
17
DQ7
M_B_DQ10
149
28
M_B_CS#0
S0*
DQ8
M_B_DQ14
157
29
M_B_CS#1
M_B_DQ12
S1*
DQ9
41
DQ10
M_B_DQ15
155
42
M_B_ODT0
ODT0
DQ11
M_B_DQ8
161
24
M_B_ODT1
ODT1
DQ12
M_B_DQ9
25
M_B_DQ11
DQ13
115
38
3
M_B_BG0
BG0
DQ14
M_B_DQ13
113
37
3
M_B_BG1
BG1
DQ15
M_B_DQ22
150
50
3
M_B_BA0
BA0
DQ16
M_B_DQ17
145
49
3
M_B_BA1
M_B_DQ20
BA1
DQ17
62
DQ18
M_B_DQ19
144
63
3
M_B_A0
A0
DQ19
M_B_DQ18
133
46
3
M_B_A1
A1
DQ20
M_B_DQ16
132
45
3
M_B_A2
M_B_DQ21
A2
DQ21
131
58
3
M_B_A3
A3
DQ22
M_B_DQ23
128
59
3
M_B_A4
A4
DQ23
M_B_DQ30
126
70
3
M_B_A5
A5
DQ24
M_B_DQ28
127
71
3
M_B_A6
M_B_DQ31
A6
DQ25
122
83
3
M_B_A7
A7
DQ26
M_B_DQ29
125
84
3
M_B_A8
A8
DQ27
M_B_DQ27
121
66
3
M_B_A9
A9
DQ28
M_B_DQ25
146
67
3
M_B_A10
M_B_DQ24
A10_AP
DQ29
120
79
3
M_B_A11
A11
DQ30
M_B_DQ26
119
80
3
M_B_A12
A12
DQ31
M_B_DQ35
158
174
3
M_B_A13
A13
DQ32
M_B_DQ38
151
173
3
M_B_WE#
M_B_DQ37
A14_WE*
DQ33
156
187
M_B_CAS#
A15_CAS*
DQ34
M_B_DQ36
152
186
M_B_RAS#
A16_RAS*
DQ35
M_B_DQ34
170
DQ36
M_B_DQ39
169
M_B_DQ33
DQ37
114
183
M_B_ACT#
ACT*
DQ38
M_B_DQ32
182
DQ39
M_B_DQ45
143
195
PARITY
DQ40
M_B_DQ41
116
194
DIMM0_CHB_EVENT#
M_B_DQ46
ALERT*
DQ41
134
207
DDR4_DRAMRST#
EVENT*
DQ42
M_B_DQ43
108
208
RESET*
DQ43
M_B_DQ44
191
DDR_VREFCA_CHB_DIMM
DQ44
M_B_DQ40
164
190
M_B_DQ47
VREFCA
DQ45
203
DQ46
M_B_DQ42
254
204
SDA
DQ47
M_B_DQ54
253
216
SCL
DQ48
M_B_DQ48
215
M_B_DQ49
010
DQ49
166
228
SA2
DQ50
M_B_DQ55
260
229
3.3VS
SA1
DQ51
M_B_DQ52
256
211
SA0
DQ52
M_B_DQ51
212
M_B_DQ53
DQ53
224
CHA_DIMM0=000
DQ54
M_B_DQ50
225
DQ55
M_B_DQ57
CHA_DIMM1=001
92
237
CB0_NC
DQ56
M_B_DQ62
91
236
CHB_DIMM0=010
M_B_DQ56
CB1_NC
DQ57
101
249
CB2_NC
DQ58
M_B_DQ63
CHB_DIMM1=011
105
250
CB3_NC
DQ59
M_B_DQ59
88
232
CB4_NC
DQ60
M_B_DQ61
87
233
M_B_DQ60
CB5_NC
DQ61
100
245
CB6_NC
DQ62
M_B_DQ58
104
246
CB7_NC
DQ63
M_B_DQS0
12
13
VDDQ
M_B_DQS1
DM0*/DBI0*
DQS0_T
33
34
DM1*/DBI1*
DQS1_T
M_B_DQS2
54
55
DM2*/DBI2*
DQS2_T
M_B_DQS3
75
76
DM3*/DBI3*
DQS3_T
M_B_DQS4
178
179
M_B_DQS5
DM4*/DBI4*
DQS4_T
199
200
DM5*/DBI5*
DQS5_T
M_B_DQS6
220
221
DM6*/DBI6*
DQS6_T
M_B_DQS7
241
242
DM7*/DBI7*
DQS7_T
96
97
DM8*/DBI8*
DQS8_T
M_B_DQS#0
11
DQS0_C
M_B_DQS#1
32
DQS1_C
M_B_DQS#2
53
M_B_DQS#3
DQS2_C
74
DQS3_C
M_B_DQS#4
177
DQS4_C
M_B_DQS#5
198
DQS5_C
M_B_DQS#6
219
M_B_DQS#7
DQS6_C
240
DQS7_C
95
DQS8_C
162
S2*/C0
165
S3*/C1
C401
C397
D4AS0-26001-1P52
10u_6.3V_X5R_06
10u_6.3V_X5R_06
6-86-24260-003
11/28
2nd ass'y BOM
6-86-24202-AB4
6-86-24202-AB5
12/04
C700
C410
*0.1u_10V_X7R_04
*0.1u_10V_X7R_04
8,20,21,22,23,24,26,27,28,29,32,34,36,37,38,39,40,41,42,47,51,52,53
20,21,23,37,38,39,40,41,42,51
D02_02/26_A
4,24,26,27,30,48
3
2
1
VTT_MEM
J_DIMMB_2B
VDDQ
163
258
VDD19
VTT
160
VDD18
159
VDD17
154
259
VDD16
VPP2
153
257
M_B_DQ[63:0]
3
VDD15
VPP1
148
VDD14
147
VDD13
142
VDD12
141
VDD11
136
255
VDD10
VDDSPD
135
VDD9
130
VDD8
129
C402
VDD7
124
VDD6
123
0.1u_10V_X5R_04
VDD5
118
VDD4
117
VDD3
112
D02_01/31_H
VDD2
111
VDD1
GND1
MT1
GND2
MT2
PLACE NEAR TO PIN
251
252
VSS
VSS
247
248
VSS
VSS
243
244
VSS
VSS
239
238
VSS
VSS
235
234
VSS
VSS
231
230
VSS
VSS
227
226
VSS
VSS
223
222
VSS
VSS
217
218
VSS
VSS
213
214
VSS
VSS
209
210
VSS
VSS
205
206
VSS
VSS
201
202
VSS
VSS
197
196
VSS
VSS
193
192
VSS
VSS
189
188
VSS
VSS
185
184
VSS
VSS
181
180
VSS
VSS
175
176
VSS
VSS
171
172
VSS
VSS
167
168
VSS
VSS
107
106
VSS
VSS
103
102
VSS
VSS
99
98
VSS
VSS
93
94
VSS
VSS
89
90
VSS
VSS
85
86
VSS
VSS
81
82
VSS
VSS
77
78
VSS
VSS
73
72
VSS
VSS
69
68
VSS
VSS
65
64
VSS
VSS
61
60
VSS
VSS
57
56
VSS
VSS
51
52
VSS
VSS
47
48
VSS
VSS
43
44
VSS
VSS
39
40
VSS
VSS
35
36
VSS
VSS
31
30
VSS
VSS
27
26
VSS
VSS
23
22
VSS
VSS
19
18
VSS
VSS
15
14
VSS
VSS
9
10
VSS
VSS
5
6
M_B_DQS[3:0]
3
VSS
VSS
1
2
VSS
VSS
M_B_DQS[7:4]
3
D4AS0-26001-1P52
VDDQ
M_B_DQS#[3:0]
3
R474
D I M M
1K_1%_04
12/04
M_B_DQS#[7:4]
3
DDR_VREFCA_CHB_DIMM
C699
R475
1K_1%_04
*0.1u_10V_X7R_04
R473
2_1%_04
3
DIMM_DQ_CPU_VREF_B
C696
0.022u_16V_X7R_04
R472
24.9_1%_04
Title
Title
Title
[9] DDR4 CHB SO-DIMM_0
[9] DDR4 CHB SO-DIMM_0
[9] DDR4 CHB SO-DIMM_0
8,45
2.5V
3.3VS
5VS
Size
Size
Size
Document
Document
Document
Number
Number
Number
6-71-N85J0-D01
6-71-N85J0-D01
6-71-N85J0-D01
3.3VA
A3
A3
A3
SCHEMATIC1
SCHEMATIC1
SCHEMATIC1
6,8,45,48
VDDQ
8,45
VTT_MEM
Date :
Date :
Date :
Friday, March 02, 2018
Friday, March 02, 2018
Friday, March 02, 2018
Sheet
Sheet
Sheet
2
1
2.5V
3.3VS
D
C430
2.2u_6.3V_X5R_04
C
B
A
R e v
R e v
R e v
D02B
D02B
D02B
9
9
9
o f
o f
o f
63
63
63

Advertisement

Table of Contents
loading

This manual is also suitable for:

N871ej1

Table of Contents